资源简介
a)计数显示功能
分、秒:60 进制,二位数码管显示(十进制);
时:24 进制,二位数码管显示(十进制)。
b)具有清零功能
复位键按下,系统复位,显示皆为0。
c)校时功能
时校准键:小时递增循环;
分校准键:分钟递增循环;
秒校准键:秒递增循环。
代码片段和文件信息
- 上一篇:易语言多线程版中控
- 下一篇:循环赛日程表(分治法)
相关资源
- FFT算法的一种FPGA实现
- 交通灯——FPGA设计
- FPGA实现的联通区识别算法Verilog源代码
- 基于Verilog的低功耗矩阵键盘扫描设计
- 用FPGA实现16位矩阵键盘键值在数码管
- 奇偶分频器设计源码及testbench
- 基于Verilog的FPGA步进电机控制
- MAC芯片LAN91C111 verilog源码
- 基于FPGA的PSK调制
- 基于FPGA的移位寄存器实现
- verilog语言实现电子琴
- 基于FPGAVerilog HDL16*16点阵显示字符
- 基于FPGA的数字信号发生器设计
- 基于FPGA的GPS实现
- 基于FPGA的音频输出
- 一种基于FPGA的数字秒表设计方法
- FPGA常用通信总线IIC Verilog代码
- FPGA USB 2.0 IP核工程
- FPGA 键盘实现
- 简单乘法器和除法器的FPGA设计
- 改进的Booth算法单精度浮点乘法器源码
- DMD驱动板设计/FPGA
- log2and10.sv
- 基于MIPS架构的单周期CPU设计
- fpga电子密码锁开题报告
- ad采样 Verilog
- 基于FPGA的红外图像处理系统设计_谢越
- 数字电子钟
- FPGA的直方图均衡化Verilog代码
- FPGA实现AES256位加密算法和解密算法
评论
共有 条评论