资源简介
FPGA 器件属于专用集成电路中的一种半定制电路,是可编程的逻辑列阵,能够有效的解决原有的器件门电路数较少的问题。FPGA 的基本结构包括可编程输入输出单元,可配置逻辑块,数字时钟管理模块,嵌入式块RAM,布线资源,内嵌专用硬核,底层内嵌功能单元。由于FPGA具有布线资源丰富,可重复编程和集成度高,投资较低的特点,在数字电路设计领域得到了广泛的应用。FPGA的设计流程包括算法设计、代码仿真以及设计、板机调试,设计者以及实际需求建立算法架构,利用EDA建立设计方案或HD编写设计代码,通过代码仿真保证设计方案符合实际要求,最后进行板级调试,利用配置电路将相关文件下载至FPGA芯片中,验证实际运行效果。
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
目录 0 2020-01-08 20:34 工程文件\
目录 0 2020-01-08 20:34 工程文件\code\
文件 3023 2019-12-02 14:35 工程文件\code\Debounce.v
文件 3035 2019-12-01 14:53 工程文件\code\Debounce.v.bak
文件 947 2019-12-02 14:37 工程文件\code\RGB_led.v
文件 923 2019-11-21 16:16 工程文件\code\RGB_led.v.bak
文件 245 2019-12-02 14:36 工程文件\code\Water_led.v
文件 925 2019-12-01 14:42 工程文件\code\Water_led.v.bak
文件 1347 2019-11-21 16:08 工程文件\code\Work.qpf
文件 7040 2019-12-18 02:38 工程文件\code\Work.qsf
文件 3487 2019-12-18 03:59 工程文件\code\Work.qws
文件 2296 2019-12-17 10:38 工程文件\code\Work.v
文件 2041 2019-12-01 18:02 工程文件\code\Work.v.bak
文件 976 2019-12-18 02:39 工程文件\code\Work_nativelink_simulation.rpt
文件 1005 2019-12-18 00:13 工程文件\code\clk_divided.v
文件 38 2019-12-01 14:14 工程文件\code\clk_divided.v.bak
文件 1668 2019-12-18 00:51 工程文件\code\key_react.v
文件 36 2019-12-01 14:49 工程文件\code\key_react.v.bak
文件 2681 2019-12-18 00:53 工程文件\code\segment_counter.v
文件 2205 2019-11-21 16:18 工程文件\code\segment_counter.v.bak
目录 0 2020-01-08 20:34 工程文件\pof\
文件 321782 2019-12-18 02:39 工程文件\pof\Work.pof
目录 0 2020-01-08 20:34 工程文件\test\
文件 709 2019-12-18 01:22 工程文件\test\test.v
文件 658 2019-12-12 22:54 工程文件\test\test.v.bak
文件 1268 2019-12-18 02:37 工程文件\test\test_1.v
文件 646 2019-12-13 00:17 工程文件\test\test_1.v.bak
文件 31 2019-12-30 21:35 工程文件\使用说明.txt
文件 54 2019-12-18 14:27 工程文件\测试文件说明.txt
----------- --------- ---------- ----- ----
目录 0 2020-01-08 20:34 工程文件\
目录 0 2020-01-08 20:34 工程文件\code\
文件 3023 2019-12-02 14:35 工程文件\code\Debounce.v
文件 3035 2019-12-01 14:53 工程文件\code\Debounce.v.bak
文件 947 2019-12-02 14:37 工程文件\code\RGB_led.v
文件 923 2019-11-21 16:16 工程文件\code\RGB_led.v.bak
文件 245 2019-12-02 14:36 工程文件\code\Water_led.v
文件 925 2019-12-01 14:42 工程文件\code\Water_led.v.bak
文件 1347 2019-11-21 16:08 工程文件\code\Work.qpf
文件 7040 2019-12-18 02:38 工程文件\code\Work.qsf
文件 3487 2019-12-18 03:59 工程文件\code\Work.qws
文件 2296 2019-12-17 10:38 工程文件\code\Work.v
文件 2041 2019-12-01 18:02 工程文件\code\Work.v.bak
文件 976 2019-12-18 02:39 工程文件\code\Work_nativeli
文件 1005 2019-12-18 00:13 工程文件\code\clk_divided.v
文件 38 2019-12-01 14:14 工程文件\code\clk_divided.v.bak
文件 1668 2019-12-18 00:51 工程文件\code\key_react.v
文件 36 2019-12-01 14:49 工程文件\code\key_react.v.bak
文件 2681 2019-12-18 00:53 工程文件\code\segment_counter.v
文件 2205 2019-11-21 16:18 工程文件\code\segment_counter.v.bak
目录 0 2020-01-08 20:34 工程文件\pof\
文件 321782 2019-12-18 02:39 工程文件\pof\Work.pof
目录 0 2020-01-08 20:34 工程文件\test\
文件 709 2019-12-18 01:22 工程文件\test\test.v
文件 658 2019-12-12 22:54 工程文件\test\test.v.bak
文件 1268 2019-12-18 02:37 工程文件\test\test_1.v
文件 646 2019-12-13 00:17 工程文件\test\test_1.v.bak
文件 31 2019-12-30 21:35 工程文件\使用说明.txt
文件 54 2019-12-18 14:27 工程文件\测试文件说明.txt
- 上一篇:jdk 1.8.0_121 for windows
- 下一篇:微信小程序支付
相关资源
- 明德扬FPGA全套视频分享
- 如何用FPGA制作音乐盒并播放音乐
- 基于FPGA实现AD转换的verilog代码
- LDPC的FPGA代码
- Verilog的DS18b20代码61593
- FPGA实现低通滤波器内含完整的FPGA代码
- fft1024 verilog代码 非ip核想学习的
- FPGA读写 IS61LV25616AL的verilog程序
- FPGA多功能数字电子钟
- FFT算法的一种FPGA实现
- 交通灯——FPGA设计
- FPGA实现的联通区识别算法Verilog源代码
- 基于Verilog的低功耗矩阵键盘扫描设计
- 用FPGA实现16位矩阵键盘键值在数码管
- 奇偶分频器设计源码及testbench
- 基于Verilog的FPGA步进电机控制
- MAC芯片LAN91C111 verilog源码
- 基于FPGA的PSK调制
- 基于FPGA的移位寄存器实现
- verilog语言实现电子琴
- 基于FPGAVerilog HDL16*16点阵显示字符
- 基于FPGA的数字信号发生器设计
- 基于FPGA的GPS实现
- 基于FPGA的音频输出
- 一种基于FPGA的数字秒表设计方法
- FPGA常用通信总线IIC Verilog代码
- FPGA USB 2.0 IP核工程
- FPGA 键盘实现
- 简单乘法器和除法器的FPGA设计
- 改进的Booth算法单精度浮点乘法器源码
评论
共有 条评论