资源简介
通过编译仿真,测试成功
整个系统共有三个输入信号CLK,RST,SelMode,八个输出信号控制八个彩灯。时钟信号CLK脉冲由系统的晶振产生。各种不同花样彩灯的变换由SelMode控制. 四种花样分别为:
(1)彩灯从左到右逐次闪亮。然后从右到左逐次熄灭。
(2)彩灯两边同时亮两个,然后逐次向中间点亮。
(3)彩灯从左到右两个两个点亮,然后从右到左两个两个逐次点亮。
(4)彩灯中间两个点亮。然后同时向两边散开。

代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 907 2009-09-09 09:28 CaiDeng\CaiDeng.qpf
文件 3200 2009-09-09 09:58 CaiDeng\CaiDeng.qsf
文件 3335 2009-09-09 09:59 CaiDeng\db\mux_llc.tdf
文件 136 2009-09-09 09:28 CaiDeng\db\CaiDeng.db_info
文件 37079 2009-09-09 11:33 CaiDeng\db\CaiDeng.tan.qmsg
文件 4766 2009-09-09 11:33 CaiDeng\db\CaiDeng.map.qmsg
文件 16712 2009-09-09 11:33 CaiDeng\db\CaiDeng.fit.qmsg
文件 4 2009-09-09 11:33 CaiDeng\db\CaiDeng.cmp.logdb
文件 0 2009-09-09 09:28 CaiDeng\db\CaiDeng.cmp.qrpt
文件 89 2009-09-09 11:33 CaiDeng\db\CaiDeng.cbx.xml
文件 522 2009-09-09 11:33 CaiDeng\db\CaiDeng.hif
文件 5880 2009-09-09 11:31 CaiDeng\db\CaiDeng.(0).cnf.cdb
文件 1727 2009-09-09 11:33 CaiDeng\db\CaiDeng.asm.qmsg
文件 1106 2009-09-09 11:33 CaiDeng\db\CaiDeng.hier_info
文件 2400 2009-09-09 11:33 CaiDeng\db\CaiDeng.eda.qmsg
文件 4357 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv_sg.cdb
文件 7469 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv.hdb
文件 1071 2009-09-09 11:31 CaiDeng\db\CaiDeng.(0).cnf.hdb
文件 7477 2009-09-09 11:33 CaiDeng\db\CaiDeng.pre_map.hdb
文件 4404 2009-09-09 11:33 CaiDeng\db\CaiDeng.pre_map.cdb
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.psp
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.dbp
文件 4 2009-09-09 11:33 CaiDeng\db\CaiDeng.map.logdb
文件 1602 2009-09-09 11:26 CaiDeng\db\CaiDeng.rpp.qmsg
文件 6818 2009-09-09 11:26 CaiDeng\db\CaiDeng.sgate.rvd
文件 188 2009-09-09 11:26 CaiDeng\db\CaiDeng.sgate_sm.rvd
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.syn_hier_info
文件 158 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv_sg_swap.cdb
文件 4174 2009-09-09 11:33 CaiDeng\db\CaiDeng.sgdiff.cdb
文件 7945 2009-09-09 11:33 CaiDeng\db\CaiDeng.sgdiff.hdb
............此处省略58个文件信息
----------- --------- ---------- ----- ----
文件 907 2009-09-09 09:28 CaiDeng\CaiDeng.qpf
文件 3200 2009-09-09 09:58 CaiDeng\CaiDeng.qsf
文件 3335 2009-09-09 09:59 CaiDeng\db\mux_llc.tdf
文件 136 2009-09-09 09:28 CaiDeng\db\CaiDeng.db_info
文件 37079 2009-09-09 11:33 CaiDeng\db\CaiDeng.tan.qmsg
文件 4766 2009-09-09 11:33 CaiDeng\db\CaiDeng.map.qmsg
文件 16712 2009-09-09 11:33 CaiDeng\db\CaiDeng.fit.qmsg
文件 4 2009-09-09 11:33 CaiDeng\db\CaiDeng.cmp.logdb
文件 0 2009-09-09 09:28 CaiDeng\db\CaiDeng.cmp.qrpt
文件 89 2009-09-09 11:33 CaiDeng\db\CaiDeng.cbx.xm
文件 522 2009-09-09 11:33 CaiDeng\db\CaiDeng.hif
文件 5880 2009-09-09 11:31 CaiDeng\db\CaiDeng.(0).cnf.cdb
文件 1727 2009-09-09 11:33 CaiDeng\db\CaiDeng.asm.qmsg
文件 1106 2009-09-09 11:33 CaiDeng\db\CaiDeng.hier_info
文件 2400 2009-09-09 11:33 CaiDeng\db\CaiDeng.eda.qmsg
文件 4357 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv_sg.cdb
文件 7469 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv.hdb
文件 1071 2009-09-09 11:31 CaiDeng\db\CaiDeng.(0).cnf.hdb
文件 7477 2009-09-09 11:33 CaiDeng\db\CaiDeng.pre_map.hdb
文件 4404 2009-09-09 11:33 CaiDeng\db\CaiDeng.pre_map.cdb
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.psp
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.dbp
文件 4 2009-09-09 11:33 CaiDeng\db\CaiDeng.map.logdb
文件 1602 2009-09-09 11:26 CaiDeng\db\CaiDeng.rpp.qmsg
文件 6818 2009-09-09 11:26 CaiDeng\db\CaiDeng.sgate.rvd
文件 188 2009-09-09 11:26 CaiDeng\db\CaiDeng.sgate_sm.rvd
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.syn_hier_info
文件 158 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv_sg_swap.cdb
文件 4174 2009-09-09 11:33 CaiDeng\db\CaiDeng.sgdiff.cdb
文件 7945 2009-09-09 11:33 CaiDeng\db\CaiDeng.sgdiff.hdb
............此处省略58个文件信息
- 上一篇:ESN和CRJ网络
- 下一篇:AVL树与红黑树实现可视化界面
相关资源
- 八三编码器设计 VHDL代码 简单,包附
- 数字频率合成dds正弦波基于FPGA的DDS产
- 3人表决器 QuartusII
- 六路智能抢答器VHDL语言
- vhdl与lcd1602实现的多控制电子钟
- verilog的PCI源代码,非常详细,顶层模
- ASK调制与解调VHDL程序及仿真
- 红外循迹小车VHDL程序
- VHDL学习及实例(100个例子)
- VHDL 7人表决器
- VHDL语言编写的100实用的例程
- VHDL写的四人抢答器
- lcd12864的VHDL程序
- 基于VHDL的交通灯控制器设计
- VHDL带分频功能的函数发生器实现六种
- ETC中FM0解码器的设计
- FPGA最全面的VHDL例程源码
- 《VHDL基础及经典开发》电子书及代码
- 超全VHDL教程资料打包
- VHDL简易交通灯设计 quartus 2
- 51单片机 音乐彩灯
- 交通信号灯vhdl课程设计
- VHDL交通灯
- 基于quartus II的VHDL数字钟设计
- 2.5分频VHDL源程序
- 10路彩灯循环控制数字逻辑电路图+设
- 8位二进制计数器vhdl源程序及原理图
- 数字式秒表设计vhdl
- 卷积码的viterbi维特比译码算法的FPG
- VHDL 语法 IEEE std 1076-2008
评论
共有 条评论