资源简介
通过编译仿真,测试成功
整个系统共有三个输入信号CLK,RST,SelMode,八个输出信号控制八个彩灯。时钟信号CLK脉冲由系统的晶振产生。各种不同花样彩灯的变换由SelMode控制. 四种花样分别为:
(1)彩灯从左到右逐次闪亮。然后从右到左逐次熄灭。
(2)彩灯两边同时亮两个,然后逐次向中间点亮。
(3)彩灯从左到右两个两个点亮,然后从右到左两个两个逐次点亮。
(4)彩灯中间两个点亮。然后同时向两边散开。
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 907 2009-09-09 09:28 CaiDeng\CaiDeng.qpf
文件 3200 2009-09-09 09:58 CaiDeng\CaiDeng.qsf
文件 3335 2009-09-09 09:59 CaiDeng\db\mux_llc.tdf
文件 136 2009-09-09 09:28 CaiDeng\db\CaiDeng.db_info
文件 37079 2009-09-09 11:33 CaiDeng\db\CaiDeng.tan.qmsg
文件 4766 2009-09-09 11:33 CaiDeng\db\CaiDeng.map.qmsg
文件 16712 2009-09-09 11:33 CaiDeng\db\CaiDeng.fit.qmsg
文件 4 2009-09-09 11:33 CaiDeng\db\CaiDeng.cmp.logdb
文件 0 2009-09-09 09:28 CaiDeng\db\CaiDeng.cmp.qrpt
文件 89 2009-09-09 11:33 CaiDeng\db\CaiDeng.cbx.xml
文件 522 2009-09-09 11:33 CaiDeng\db\CaiDeng.hif
文件 5880 2009-09-09 11:31 CaiDeng\db\CaiDeng.(0).cnf.cdb
文件 1727 2009-09-09 11:33 CaiDeng\db\CaiDeng.asm.qmsg
文件 1106 2009-09-09 11:33 CaiDeng\db\CaiDeng.hier_info
文件 2400 2009-09-09 11:33 CaiDeng\db\CaiDeng.eda.qmsg
文件 4357 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv_sg.cdb
文件 7469 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv.hdb
文件 1071 2009-09-09 11:31 CaiDeng\db\CaiDeng.(0).cnf.hdb
文件 7477 2009-09-09 11:33 CaiDeng\db\CaiDeng.pre_map.hdb
文件 4404 2009-09-09 11:33 CaiDeng\db\CaiDeng.pre_map.cdb
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.psp
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.dbp
文件 4 2009-09-09 11:33 CaiDeng\db\CaiDeng.map.logdb
文件 1602 2009-09-09 11:26 CaiDeng\db\CaiDeng.rpp.qmsg
文件 6818 2009-09-09 11:26 CaiDeng\db\CaiDeng.sgate.rvd
文件 188 2009-09-09 11:26 CaiDeng\db\CaiDeng.sgate_sm.rvd
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.syn_hier_info
文件 158 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv_sg_swap.cdb
文件 4174 2009-09-09 11:33 CaiDeng\db\CaiDeng.sgdiff.cdb
文件 7945 2009-09-09 11:33 CaiDeng\db\CaiDeng.sgdiff.hdb
............此处省略58个文件信息
----------- --------- ---------- ----- ----
文件 907 2009-09-09 09:28 CaiDeng\CaiDeng.qpf
文件 3200 2009-09-09 09:58 CaiDeng\CaiDeng.qsf
文件 3335 2009-09-09 09:59 CaiDeng\db\mux_llc.tdf
文件 136 2009-09-09 09:28 CaiDeng\db\CaiDeng.db_info
文件 37079 2009-09-09 11:33 CaiDeng\db\CaiDeng.tan.qmsg
文件 4766 2009-09-09 11:33 CaiDeng\db\CaiDeng.map.qmsg
文件 16712 2009-09-09 11:33 CaiDeng\db\CaiDeng.fit.qmsg
文件 4 2009-09-09 11:33 CaiDeng\db\CaiDeng.cmp.logdb
文件 0 2009-09-09 09:28 CaiDeng\db\CaiDeng.cmp.qrpt
文件 89 2009-09-09 11:33 CaiDeng\db\CaiDeng.cbx.xm
文件 522 2009-09-09 11:33 CaiDeng\db\CaiDeng.hif
文件 5880 2009-09-09 11:31 CaiDeng\db\CaiDeng.(0).cnf.cdb
文件 1727 2009-09-09 11:33 CaiDeng\db\CaiDeng.asm.qmsg
文件 1106 2009-09-09 11:33 CaiDeng\db\CaiDeng.hier_info
文件 2400 2009-09-09 11:33 CaiDeng\db\CaiDeng.eda.qmsg
文件 4357 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv_sg.cdb
文件 7469 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv.hdb
文件 1071 2009-09-09 11:31 CaiDeng\db\CaiDeng.(0).cnf.hdb
文件 7477 2009-09-09 11:33 CaiDeng\db\CaiDeng.pre_map.hdb
文件 4404 2009-09-09 11:33 CaiDeng\db\CaiDeng.pre_map.cdb
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.psp
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.dbp
文件 4 2009-09-09 11:33 CaiDeng\db\CaiDeng.map.logdb
文件 1602 2009-09-09 11:26 CaiDeng\db\CaiDeng.rpp.qmsg
文件 6818 2009-09-09 11:26 CaiDeng\db\CaiDeng.sgate.rvd
文件 188 2009-09-09 11:26 CaiDeng\db\CaiDeng.sgate_sm.rvd
文件 0 2009-09-09 11:33 CaiDeng\db\CaiDeng.syn_hier_info
文件 158 2009-09-09 11:33 CaiDeng\db\CaiDeng.rtlv_sg_swap.cdb
文件 4174 2009-09-09 11:33 CaiDeng\db\CaiDeng.sgdiff.cdb
文件 7945 2009-09-09 11:33 CaiDeng\db\CaiDeng.sgdiff.hdb
............此处省略58个文件信息
- 上一篇:ESN和CRJ网络
- 下一篇:AVL树与红黑树实现可视化界面
相关资源
- 基于VHDL编程的DDS设计_钟蔚杰.caj
- VHDL设计的电子数字钟,参赛作品功能
- 简易电子琴设计,VHDL,占空比50%
- VHDL洗衣机控制器
- 用VHDL编写的拔河游戏控制程序
- VHDL实现的数字频率计
- DS18b20的VHDL程序
- 1024点FFT源程序VHDL
- 整理版 quartusVHDL modelsim 仿真代码
- VHDL编写的数字钟(完整程序
- 基于VHDL dds正弦信号发生器dds正弦信
- 10路彩灯循环控制器数字逻辑
- 基于vhdl的拔河游戏机设计
- VHDL源代码
- 基于FPGA的数字密码锁的设计
- fpga vhdl 经典100例
- 电子琴和音乐盒二合一音乐发生器Q
- 音乐播放器的VHDL实现
- 交通灯的VHDL实现
- VHDL编写串口接收与发送
- 电梯程序代码 VHDL 8层电梯
- 基于fpga的电子琴设计vhdl描述
- 音乐彩灯的设计与实现汇编语言
- vhdl电子秒表
- VHDL16位乘法器
- EDA实验报告_时序逻辑电路_组合逻辑电
- 以太网控制器的VHDL实现
- 基于VHDL语言的VGA图像显示程序及其工
- 1024点FFT快速傅立叶变换(vhdl)
- LDPC的VHDL程序
评论
共有 条评论