资源简介
完整的基于FPGA的5B6B编译码器的EDA设计程序及仿真原理图,测试结果正确,可做毕业论文使用
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 13433 2009-06-23 19:01 基于FPGA的5B6B编译码器的设计\CONTROL.tan.rpt
文件 1199 2009-06-23 19:01 基于FPGA的5B6B编译码器的设计\CONTROL.tan.summary
文件 503 2009-06-23 19:01 基于FPGA的5B6B编译码器的设计\CONTROL.vhd
文件 3454 2009-06-23 20:24 基于FPGA的5B6B编译码器的设计\CONTROL.vwf
文件 7122 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.asm.rpt
文件 2137 2009-06-23 19:12 基于FPGA的5B6B编译码器的设计\JSQ.bsf
文件 26 2009-06-23 19:12 基于FPGA的5B6B编译码器的设计\JSQ.done
文件 29609 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.fit.rpt
文件 361 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.fit.summary
文件 3905 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.flow.rpt
文件 19287 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.map.rpt
文件 279 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.map.summary
文件 18519 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.pin
文件 212108 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.pof
文件 903 2009-06-23 18:28 基于FPGA的5B6B编译码器的设计\JSQ.qpf
文件 1556 2009-06-23 18:33 基于FPGA的5B6B编译码器的设计\JSQ.qsf
文件 529 2009-06-23 19:13 基于FPGA的5B6B编译码器的设计\JSQ.qws
文件 57966 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.sof
文件 26010 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.tan.rpt
文件 1606 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.tan.summary
文件 688 2009-06-23 18:33 基于FPGA的5B6B编译码器的设计\JSQ.vhd
文件 688 2009-06-23 18:33 基于FPGA的5B6B编译码器的设计\JSQ.vhd.bak
文件 7194 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.asm.rpt
文件 1789 2009-06-23 19:40 基于FPGA的5B6B编译码器的设计\LATCH4.bsf
文件 26 2009-06-23 19:40 基于FPGA的5B6B编译码器的设计\LATCH4.done
文件 26208 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.fit.rpt
文件 367 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.fit.summary
文件 3932 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.flow.rpt
文件 12528 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.map.rpt
文件 285 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.map.summary
............此处省略287个文件信息
----------- --------- ---------- ----- ----
文件 13433 2009-06-23 19:01 基于FPGA的5B6B编译码器的设计\CONTROL.tan.rpt
文件 1199 2009-06-23 19:01 基于FPGA的5B6B编译码器的设计\CONTROL.tan.summary
文件 503 2009-06-23 19:01 基于FPGA的5B6B编译码器的设计\CONTROL.vhd
文件 3454 2009-06-23 20:24 基于FPGA的5B6B编译码器的设计\CONTROL.vwf
文件 7122 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.asm.rpt
文件 2137 2009-06-23 19:12 基于FPGA的5B6B编译码器的设计\JSQ.bsf
文件 26 2009-06-23 19:12 基于FPGA的5B6B编译码器的设计\JSQ.done
文件 29609 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.fit.rpt
文件 361 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.fit.summary
文件 3905 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.flow.rpt
文件 19287 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.map.rpt
文件 279 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.map.summary
文件 18519 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.pin
文件 212108 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.pof
文件 903 2009-06-23 18:28 基于FPGA的5B6B编译码器的设计\JSQ.qpf
文件 1556 2009-06-23 18:33 基于FPGA的5B6B编译码器的设计\JSQ.qsf
文件 529 2009-06-23 19:13 基于FPGA的5B6B编译码器的设计\JSQ.qws
文件 57966 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.sof
文件 26010 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.tan.rpt
文件 1606 2009-06-23 19:11 基于FPGA的5B6B编译码器的设计\JSQ.tan.summary
文件 688 2009-06-23 18:33 基于FPGA的5B6B编译码器的设计\JSQ.vhd
文件 688 2009-06-23 18:33 基于FPGA的5B6B编译码器的设计\JSQ.vhd.bak
文件 7194 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.asm.rpt
文件 1789 2009-06-23 19:40 基于FPGA的5B6B编译码器的设计\LATCH4.bsf
文件 26 2009-06-23 19:40 基于FPGA的5B6B编译码器的设计\LATCH4.done
文件 26208 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.fit.rpt
文件 367 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.fit.summary
文件 3932 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.flow.rpt
文件 12528 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.map.rpt
文件 285 2009-06-23 19:39 基于FPGA的5B6B编译码器的设计\LATCH4.map.summary
............此处省略287个文件信息
- 上一篇:多类型文件上传图片自动在客户端压缩
- 下一篇:用protues仿真的按键式波形发生器
相关资源
- A5算法的FPGA实现
- 多功能数字时钟FPGA 实现含代码.zip
- 基于FPGA的IRIG-B的编码及解码
- 基于FPGA的扫频信号源的研究与设计
- 32位ARM的ALU设计基于FPGA
- FPGA驱动LCD1602完整工程
- sigmoid函数的FPGA实现
- 基于FPGA的jpeg压缩实现
- 基于FPGA的电子秒表代码
- 基于VHDL语言的5B6B编译系统设计
- Verilog版本的SPI程序
- FPGA实现MPSK解调
- [初学VHDL必看]FPGA实现DDS
- [非常实用]mif生成器(自动生成正弦波
- PCIe Solutions on Xilinx FPGAs 初学者指南
- 一种基于FPGA的DFT算法实现的研究_朱亮
- FPGA 256点FFT
- FPGA实现UART传输
- FPGA、Verilog浮点计算加减乘除
- 利用FPGA实现HDB3的编解码
- 使用Verilog实现RAM的构造并读写数据
- FPGA 60计时
- altera FPGA上电过程
- 基于FPGA的SPWM的程序
- 《基于FPGA的任意信号发生器》毕业论
- FPGA任意数分频器设计
- 基于FPGA的线性CCD驱动电路设计
- 基于verilog的步进电机驱动
- 基于verilog的串口实现
- DAC904采用xilinx的FPGA的DCM IP核进行开发
评论
共有 条评论