资源简介
这个芯片是一个很好的信号发生器的应用,频率范围宽,外围电路少,体积小等优点,但使用起来技术难度也比较大,因为带宽比较宽,外围电路处理不好相噪就很差,还有就是采用分频,倍频处理方式,多次谐波也比较多。
代码片段和文件信息
- 上一篇:酒店管理系统测试报告
- 下一篇:海思GPIO模拟I2C底层驱动,适应海思所有型号。
相关资源
- 基于单片机的数字移相器的课程设计
- 这是一款数字锁相环pll的电气制版图
- 锁相环设计、仿真与应用配套锁相环
- Best博士经典参考书《锁相环设计、仿
- ADF4351 带VCO的PLL stm32驱动
- LMX2592 LMX2582 锁相环 PLL 配置寄存器头
- dpll锁相环设计代码
- MB1504与MAX2620组成的可编程输出锁相环
- MB1504锁相环控制程序
- 用锁相环实现90度移相
- ADF5355中文数据手册
- cd4046以及锁相环技术
- BU2614锁相环程序
- verilog语言的FPGA数字锁相环PLL实现
- 频率合成器的相位噪声分析
- 数字锁相环设计源程序
- 电子设计大赛高频组常用17大模块——
- 电子设计大赛高频组常用17大模块——
评论
共有 条评论