资源简介
在ISE开发环境下用Verilog语言写的数字跑表代码且包含所有工程文件。
代码片段和文件信息
/**********************************************************************/
/* ____ ____ */
/* / /\/ / */
/* /___/ \ / */
/* \ \ \/ */
/* \ \ Copyright (c) 2003-2007 Xilinx Inc. */
/* / / All Right Reserved. */
/* /---/ /\ */
/* \ \ / \ */
/* \___\/\___\ */
/**********************************************************************/
/* This file is designed for use with ISim build 0x734844ce */
#include “xsi.h“
#include
#ifdef __GNUC__
#include
#else
#include
#define alloca _alloca
#endif
static const char *ng0 = “F:/FPGA/ISE projects/paobiao/gold_code_ver_217/testbench.tf“;
static int ng1[] = {0 0};
static unsigned int ng2[] = {0U 0U};
static int ng3[] = {1 0};
static unsigned int ng4[] = {1U 0U};
static void I18_0(char *t0)
{
char t4[8];
char *t1;
char *t2;
char *t3;
char *t5;
char *t6;
char *t7;
char *t8;
unsigned int t9;
unsigned int t10;
unsigned int t11;
unsigned int t12;
unsigned int t13;
unsigned int t14;
unsigned int t15;
unsigned int t16;
char *t17;
LAB0: t1 = (t0 + 1724U);
t2 = *((char **)t1);
if (t2 == 0)
goto LAB2;
LAB3: goto *t2;
LAB2: xsi_set_current_line(18 ng0);
LAB4: xsi_set_current_line(19 ng0);
t2 = ((char*)((ng1)));
t3 = (t0 + 788);
xsi_vlogvar_assign_value(t3 t2 0 0 1);
xsi_set_current_line(20 ng0);
LAB5: xsi_set_current_line(20 ng0);
t2 = (t0 + 1640);
xsi_process_wait(t2 20000000LL);
*((char **)t1) = &&LAB6;
LAB1: return;
LAB6: xsi_set_current_line(20 ng0);
t3 = (t0 + 788);
t5 = (t3 + 32U);
t6 = *((char **)t5);
memset(t4 0 8);
t7 = (t4 + 4U);
t8 = (t6 + 4U);
t9 = *((unsigned int *)t6);
t10 = (~(t9));
*((unsigned int *)t4) = t10;
*((unsigned int *)t7) = 0;
if (*((unsigned int *)t8) != 0)
goto LAB8;
LAB7: t15 = *((unsigned int *)t4);
*((unsigned int *)t4) = (t15 & 1U);
t16 = *((unsigned int *)t7);
*((unsigned int *)t7) = (t16 & 1U);
t17 = (t0 + 788);
xsi_vlogvar_assign_value(t17 t4 0 0 1);
goto LAB5;
LAB8: t11 = *((unsigned int *)t4);
t12 = *((unsigned int *)t8);
*((unsigned int *)t4) = (t11 | t12);
t13 = *((unsigned int *)t7);
t14 = *((unsigned int *)t8);
*((unsigned int *)t7) = (t13 | t14);
goto LAB7;
LAB9: goto LAB1;
}
static void I23_1(char *t0)
{
c
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 113570 2011-06-27 16:43 paobiao\edif_flow\edif_flow.ise
文件 46450 2011-06-27 16:43 paobiao\edif_flow\edif_flow.restore
文件 6800456 2008-01-08 03:33 paobiao\edif_flow\mf.edn
文件 3170 2011-06-27 16:43 paobiao\edif_flow\mf_summary.html
文件 1412 2008-01-08 03:33 paobiao\edif_flow\readme
文件 794 2011-07-15 11:14 paobiao\fuse.log
文件 1180 2011-06-25 16:46 paobiao\gold_code_ver_217\fuse.log
文件 231 2011-06-25 16:43 paobiao\gold_code_ver_217\gold_code.cmd_log
文件 6 2011-06-25 16:44 paobiao\gold_code_ver_217\gold_code.lso
文件 4159 2011-06-25 16:44 paobiao\gold_code_ver_217\gold_code.ngc
文件 11477 2011-06-25 16:44 paobiao\gold_code_ver_217\gold_code.ngr
文件 72 2011-06-25 16:43 paobiao\gold_code_ver_217\gold_code.prj
文件 0 2011-06-25 16:44 paobiao\gold_code_ver_217\gold_code.stx
文件 19482 2011-06-25 16:44 paobiao\gold_code_ver_217\gold_code.syr
文件 1260 2011-06-25 16:43 paobiao\gold_code_ver_217\gold_code.xst
文件 4721 2011-06-25 16:44 paobiao\gold_code_ver_217\gold_code_summary.html
文件 163353 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217.ise
文件 61 2011-06-25 16:44 paobiao\gold_code_ver_217\gold_code_ver_217.ntrc_log
文件 56395 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217.restore
文件 138 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\version
文件 201 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\HierarchicalDesign\HDProject\HDProject
文件 26 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\HierarchicalDesign\HDProject\HDProject_StrTbl
文件 60 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\HierarchicalDesign\__stored_ob
文件 75 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\ISimPlugin\SignalOrdering1\testbench_isim_beh.exe
文件 167 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\ISimPlugin\SignalOrdering1\testbench_isim_beh.exe_StrTbl
文件 27 2011-06-25 16:39 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\PnAutoRun\sc
文件 3817 2011-06-25 16:39 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\PnAutoRun\sc
文件 80 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\ProjectNavigator\dpm_project_main\dpm_project_main
文件 53 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\ProjectNavigator\dpm_project_main\dpm_project_main_StrTbl
文件 29 2011-06-25 16:46 paobiao\gold_code_ver_217\gold_code_ver_217_xdb\tmp\ise\__OBJSTORE__\ProjectNavigator\dpm_project_main\NameMap
............此处省略434个文件信息
- 上一篇:组态王秒计时制作方法
- 下一篇:OLSR协议原版
相关资源
- ise14.5 和vivado2013.3 通用LICENSE
- VerilogHDL设计与实战视频教程源码.tx
- ise design suite 14.7 破解文件
- ISE License适合14.7及以前的版本
- Xilinx ISE11.1的跑马灯程序,基于Spart
- 基于VerilogHDL的FIR数字滤波器设计与仿
- 基于ArcGISEngine的农业资源信息管理系
- Xilinx ISE 10.1 的注册码及IP核的破解文
- Xilinx ISE 14.5 和 Vivado License 文件
- ise9.1注册码
- ssd6 exercise5
- 中文翻译论文:The wake-sleep algorithm
- SSD7 练习10标准答案
- vs_Enterprise.exe.rar 含激活码
- A first book of Ansi C Solutions to Exercises (
- 为机器唯一Lisence动态加密及校验的完
- 采用verilogHDL编写的数字跑表
- 16位乘法器VerilogHDL源代码
- DDC相关的VerilogHDL源代码
- Install_TW7.0.4.1_Enterprise_Windows.exe
- VerilogHDL实现交通信号灯
- SSD3所有exercise答案
- 金蝶K3WISE维护工具
- EIsevier首次投稿模板
- Deep Reinforcement Learning for List-wise Reco
- Parkinson disease paper
- ssd7 exercise5 老师给的答案
- WiseCare365注册机
- 改写Err.Raise,使之不弹出对话框只是
- Arcgis Enterprise 10.8安装包
评论
共有 条评论