资源简介
本文讲了基于FPGA 的直接频率合成器设计的两种方法,一种是基于查表法的DDS,另一种是基于CORDIC 算法的DDS。
代码片段和文件信息
- 上一篇:PhotoAlbum
- 下一篇:语音转文字+文字转语音
相关资源
- 8B10B编解码FPGA程序
- Altera FPGA Cyclone III 原理图和封装库
- sram读取控制verilog代码
- (中文版)Nios II IP核使用手册
- 基于FPGA的verilog红外遥控设计代码
- 基于FPGA任意波形发生器
- fpga字符显示
- 基于FPGA的ADF4351驱动程序
- EP2C8Q208C8原理图
- Verilog HDL编写的FPGA RS232串口发送代码
- Verilog HDL编写的FPGA LCD12864液晶显示代
- FPGA外文文献
- 用FPGA实现FFT,强大的VHDL源程序附详细
- FPGA控制VGA输出实现乒乓球游戏_veril
- FPGA 12864驱动
- 基于FPGA的 SVPWM发生器的实现
- 手眼反应计数器
- 按键控制 verilog程序 钢琴演奏 fpga
- RS232接口的FPGA程序设计VHDL
- 32位CRC FPGA Verilog并行算法
- 基于FPGA的篮球倒计时的设计和实现
- AD9910中文资料
- Altera FPGA Cyclone_V_E 原理图和封装库
- 基于FPGA实现的自适应卡尔曼滤波器的
- 基于FPGA的直流电机PWM控制器设计
- FPGA数字信号处理七级联型IIR滤波器
- 基于FPGA的AES加密算法的高速实现
- FPGA电子时钟 用verilog语言 可实现时间
- 基于DAC0832的DDS信号发生器报告+原理图
- 改进的快速Mersenne twister随机数算法
评论
共有 条评论