资源简介
本文用Verilog语言实现了汉明码的编码和译码。在介绍汉明码编码和译码原理的基础上,设计出了汉明码的编码器和译码器,写出了基于Verilog实现的源程序,并通过modelsim软件的仿真。
代码片段和文件信息
- 上一篇:乘法器 带符号的
- 下一篇:《机器学习实战》贝叶斯垃圾邮箱分类邮箱
相关资源
- 基于FPGA的数字时钟可调时BASYS2绝对有
- quartus II license 17 18 19
- ad7928 verilog驱动
- 破解sys_cpt.dll+Quartus_II_11.0_SP1_x64破解器
- vivado FFT 9.0版本AXIS总线 IP使用及仿真
- 串口通信 pc机到FPGA verilog语言
- DSP芯片的uPP接口与FPGA通信代码
- 基于FPGA的多功能数字钟的设计与实现
- 计组课设基于FPGA的CPU设计
- 8位全加器EGO1FPGA实现
- FPGA的图像边缘检测
- 高速数据采集系统
- 光纤陀螺信号解调代码
- PWM的FPGA实现
- sdram verilog 仿真模型
- FPGA电子秒表设计实验报告
- 多功能数字钟FPGA完整工程
- 步进电机FPGA_S曲线程序
- 《自己动手写CPU》书中代码
- 基于FPGA的MP3解码VERILOG源码
- 四则小计算器设计
- FPGA 编码器输入信号4倍频处理
- fpga中ps/2键盘的使用
- FPGA rom数据读取 + 串口发送
- FPGA设计16进制加减计数器
- AC7K325核心板原理图-2019-12-18.pdf
- 基于verilog的DES加密算法
- uart串口通信收、发fpga实现
- 基于Verilog设计单总线8位ALU
- f_2000.vhd
评论
共有 条评论