资源简介
针对图像处理系统计算量大、实时性高和体积小的要求, 研制了一种以DSP为主处理器FPGA 为辅处理器的高性能实时图像处理系统。利用这两种芯片的各自特点, 将算法分成两部分分别交由FPGA 和DSP处理, 大大提高了算法的效率。系统具有结构简单易于实现和运用方便灵活的特点, 加载上相应的程序之后能实现对所获取的图像跟踪、识别和匹配等处理方法。详细说明了系统的设计思路和硬件结构, 并在硬件系统上进行了算法仿真及实验验证。实验结果表明: 该系统实时性高, 适应性好, 能够满足设计要求。
代码片段和文件信息
- 上一篇:51单片机驱动74hc595芯片的程序
- 下一篇:Crash异常捕获与处理
相关资源
- FPGA实现ddsISE实现
- 基于ADSP21160的数字信号处理系统设计
- intel fpga opencl 编程指南
- AD7606基于DSP28335的SPI方式下的数据采集
- DSP芯片 F28335的以太网调试程序
- 使用verilog以及VHDL编写的将串口数据转
- 常见的乘法器Verilog源代码及仿真结果
- USB在FPGA上的实现源码
- DSP28335定时器程序
- FPGA Spartan6开发原理图
- 数电实验 交通灯 VHDL
- cordic算法的NCO在FPGA中的实现
- DSP28335 FM25CL64
- fpga实现曼彻斯特编码
- 数字pid与开关电源
- FPGA高性能查找表的设计与实现
- 基于DSP的G.711语音压缩算法的设计与实
- DSP28335 75KW变频器全部控制程序
- 基于FPGA的线性卷积的实时实现.docx
- verilog交通灯控制
- 基于DSP的语音处理系统设计
- FPGA实验报告及程序 包括花样彩灯 流
- 在FPGA上设计汉明码的编码器和解码器
- 基于FPGA的数字时钟可调时BASYS2绝对有
- quartus II license 17 18 19
- DSP28335的I2C例程
- ad7928 verilog驱动
- 破解sys_cpt.dll+Quartus_II_11.0_SP1_x64破解器
- vivado FFT 9.0版本AXIS总线 IP使用及仿真
- 串口通信 pc机到FPGA verilog语言
评论
共有 条评论