源码之巅峰
全部资源
全部资源
C/C++
C#
PHP
Java
Python
VB
ASP
Html/CSS
Matlab
JavaScript
数据库
模板
其他
上传
VIP购买
登录
注册账号
C#
C/C++
PHP
Java
Python
VB
ASP
Html/CSS
Matlab
JavaScript
数据库
模板
其他
四位全加器电路及版图的设计与验证数字集成电路实验报告—曹鹏益.doc
收藏(0)
大小: 885KB
文件类型: .docx
金币: 1
下载: 0 次
发布日期: 2021-06-18
语言
:
其他
标签
:
高速下载
资源简介
1、单元电路实现,两种实现方式都可以,一:2输入门;二:复杂CMOS门。 2、由单元电路连接成4位加法器。 3、Chartered 0.35工艺。 4、通过波形仿真、DRC、LVS。 首先熟悉cadence软件的使用,练习反相器的原理图和版图绘制,并仿真,运行DRC LVS 规则检查。
资源截图
小图
大图
代码片段和文件信息
上一篇:
ESXI6.7_RT8168
下一篇:
artnet for stm32F413+W5500
挑错
打印
评论
共有
条评论
举报
顶一次
踩一次 1400 次
相关资源
×
×
评论
共有 条评论