资源简介
(1)利用硬件描述语言设计分频器模块和七段显示码模块;
(2)学习数码管驱动芯片74HC595的时序,请同学根据时序写出VHDL代码;
(3)设计数据产生模块,每秒输出数字加1;
(4)设计顶层文件,驱动数码管模块,使(3)产生数据显示在数码管上。
代码片段和文件信息
- 上一篇:并行计算三种方式计算π
- 下一篇:航天飞行动力学远程火箭弹道设计.docx
相关资源
- 八三编码器设计 VHDL代码 简单,包附
- 数字频率合成dds正弦波基于FPGA的DDS产
- 3人表决器 QuartusII
- 六路智能抢答器VHDL语言
- 【单片机】51单片机数码管显示万年历
- vhdl与lcd1602实现的多控制电子钟
- 25.数码管显示0-99
- STC12C5A60S2 CH4521 驱动数码管 显示
- verilog的PCI源代码,非常详细,顶层模
- 华南理工大学数据结构复习提纲二
- 华南理工大学数据结构复习提纲一
- ASK调制与解调VHDL程序及仿真
- 红外循迹小车VHDL程序
- CH454键盘与数码管显示程序
- VHDL学习及实例(100个例子)
- VHDL 7人表决器
- VHDL语言编写的100实用的例程
- VHDL写的四人抢答器
- lcd12864的VHDL程序
- 基于EWB软件的数码管显示控制器
- 基于VHDL的交通灯控制器设计
- VHDL带分频功能的函数发生器实现六种
- 单片机电子琴 数码管显示
- ETC中FM0解码器的设计
- 74hc244驱动数码管显示电路及程序
- 宝德四核服务器在华南理工大学HPC的
- 数码管字体
- FPGA最全面的VHDL例程源码
- STM32F407实时时钟_DS1302实时时钟模块和
- 基于STM32F103的实时时钟程序,采用D
评论
共有 条评论