资源简介
(1)利用硬件描述语言设计分频器模块和七段显示码模块;
(2)学习数码管驱动芯片74HC595的时序,请同学根据时序写出VHDL代码;
(3)设计数据产生模块,每秒输出数字加1;
(4)设计顶层文件,驱动数码管模块,使(3)产生数据显示在数码管上。
代码片段和文件信息
- 上一篇:并行计算三种方式计算π
- 下一篇:航天飞行动力学远程火箭弹道设计.docx
相关资源
- 基于STM32的数码管显示模板
- 单片机数码管显示温度
- 汇编数码管显示
- VHDL之随机数.7z
- 基于vhdl的串行发送器,状态机编写
- 两位按键控制一个数码管加减.zip
- Verilog自顶向下设计24进制计数器FPGA)
- VHDL语言的打砖块游戏
- EDA/PLD中的基于VHDL的交通灯控制器设计
- VHDL 奇偶校验电路
- 使用verilog以及VHDL编写的将串口数据转
- 数电实验 交通灯 VHDL
- 基于VHDL的FIR16阶滤波器
- VHDL产生方波的源代码
- cordic算法的vhdl程序
- vhdl实现的8位全加器循环/不循环
- 按键数码管显示
- max7219驱动数码管fro stm32
- PWM的FPGA实现
- 基于VHDL的可控脉冲发生器
- 数码管显示DHT11
- 基于basys2的12进制计数器
- quartus 9.0实现的三角波,VHDL语言
- quartus 9.0实现的锯齿波,VHDL语言
- 华南理工大学操作系统实验:生产者
- 单片机数字钟+万年历数码管显示
- Basys2数码管的显示与计数
- 数码管 LED字体lcdD.TTF)
- VHDL VGA汉字显示
- 应用随机过程答案-华南理工大学
评论
共有 条评论