资源简介
关于Xilinx spartan6系列FPGA的SRIO使用例程,内含使用说明,亲测可用
代码片段和文件信息
/**********************************************************************/
/* ____ ____ */
/* / /\/ / */
/* /___/ \ / */
/* \ \ \/ */
/* \ \ Copyright (c) 2003-2009 Xilinx Inc. */
/* / / All Right Reserved. */
/* /---/ /\ */
/* \ \ / \ */
/* \___\/\___\ */
/***********************************************************************/
/* This file is designed for use with ISim build 0x7708f090 */
#define XSI_HIDE_SYMBOL_SPEC true
#include “xsi.h“
#include
#ifdef __GNUC__
#include
#else
#include
#define alloca _alloca
#endif
static const char *ng0 = “v:/hipsBuilds/P_hips_v16.0/rst/hips/gtpa1_dual/GTPA1_DUAL_all_enc.v“;
static unsigned int ng1[] = {0U 0U};
static int ng2[] = {2 0};
static unsigned int ng3[] = {5U 0U};
static unsigned int ng4[] = {6U 0U};
static unsigned int ng5[] = {4U 0U};
static unsigned int ng6[] = {7U 0U};
static unsigned int ng7[] = {2U 0U};
static void Always_44140_0(char *t0)
{
char t4[8];
char t21[8];
char *t1;
char *t2;
char *t3;
char *t5;
char *t6;
unsigned int t7;
unsigned int t8;
unsigned int t9;
unsigned int t10;
unsigned int t11;
char *t12;
char *t13;
unsigned int t14;
unsigned int t15;
unsigned int t16;
unsigned int t17;
unsigned int t18;
char *t19;
char *t20;
LAB0: t1 = (t0 + 6528U);
t2 = *((char **)t1);
if (t2 == 0)
goto LAB2;
LAB3: goto *t2;
LAB2: xsi_set_current_line(44140 ng0);
t2 = (t0 + 8336);
*((int *)t2) = 1;
t3 = (t0 + 6560);
*((char **)t3) = t2;
*((char **)t1) = &&LAB4;
LAB1: return;
LAB4: xsi_set_current_line(44141 ng0);
LAB5: xsi_set_current_line(44142 ng0);
t5 = (t0 + 1368U);
t6 = *((char **)t5);
memset(t4 0 8);
t5 = (t6 + 4);
t7 = *((unsigned int *)t5);
t8 = (~(t7));
t9 = *((unsigned int *)t6);
t10 = (t9 & t8);
t11 = (t10 & 1U);
if (t11 != 0)
goto LAB9;
LAB7: if (*((unsigned int *)t5) == 0)
goto LAB6;
LAB8: t12 = (t4 + 4);
*((unsigned int *)t4) = 1;
*((unsigned int *)t12) = 1;
LAB9: t13 = (t4 + 4);
t14 = *((unsigned int *)t13);
t15 = (~(t14));
t16 = *((unsigned int *)t4);
t17 = (t16 & t15);
t18 = (t17 != 0);
if (t18 > 0)
goto LAB10;
LAB11: xsi_set_current_line(44148 ng0);
LAB14: xsi_set_current_line(44149 ng0);
t2 = (t0 + 2648U);
t3
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 14987 2018-05-20 15:06 srio_test\ip_gen\1.wcfg
文件 57596 2018-05-17 15:46 srio_test\ip_gen\coregen.cgc
文件 524 2018-05-17 11:32 srio_test\ip_gen\coregen.cgp
文件 1879 2018-05-21 11:32 srio_test\ip_gen\ep_tb_beh.prj
文件 94720 2018-05-21 11:33 srio_test\ip_gen\ep_tb_isim_beh.exe
文件 36551679 2018-05-21 14:01 srio_test\ip_gen\ep_tb_isim_beh.wdb
文件 42220 2018-05-21 11:42 srio_test\ip_gen\fuse.log
文件 15852 2018-05-21 11:42 srio_test\ip_gen\fuse.xmsgs
文件 255 2018-05-21 11:42 srio_test\ip_gen\fuseRelaunch.cmd
文件 231 2018-05-21 10:06 srio_test\ip_gen\gen_rst.cmd_log
文件 102 2018-05-21 10:06 srio_test\ip_gen\gen_rst.tfi
文件 1185 2017-02-14 17:20 srio_test\ip_gen\gen_rst.v
文件 239 2018-05-20 14:10 srio_test\ip_gen\ipcore_dir\coregen.cgp
文件 2832 2018-05-20 14:16 srio_test\ip_gen\ipcore_dir\coregen.log
文件 1277 2018-05-20 14:05 srio_test\ip_gen\ipcore_dir\create_dpram.tcl
文件 7721 2013-03-27 11:16 srio_test\ip_gen\ipcore_dir\dpram\blk_mem_gen_v7_3_readme.txt
文件 8311 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\doc\blk_mem_gen_v7_3_vinfo.html
文件 7207569 2013-03-27 11:16 srio_test\ip_gen\ipcore_dir\dpram\doc\pg058-blk-mem-gen.pdf
文件 2777 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\example_design\dpram_exdes.ucf
文件 6049 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\example_design\dpram_exdes.vhd
文件 2720 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\example_design\dpram_exdes.xdc
文件 11086 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\example_design\dpram_prod.vhd
文件 1039 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\implement\implement.bat
文件 1022 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\implement\implement.sh
文件 2682 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\implement\planAhead_ise.bat
文件 2577 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\implement\planAhead_ise.sh
文件 3117 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\implement\planAhead_ise.tcl
文件 40 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\implement\xst.prj
文件 220 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\implement\xst.scr
文件 4526 2018-05-20 14:15 srio_test\ip_gen\ipcore_dir\dpram\simulation\addr_gen.vhd
............此处省略3901个文件信息
相关资源
- 数字信号处理的FPGA实现
- xilinx ise 9.x fpga cpld设计指南.pdf
- Xilinx FPGA数字电路设计
- 特权同学图书《Altera FPGA伴你玩转US
- 基于FPGA的数字图像处理原理及应用
- xilinx FPGA开发实用教程第一版和第二版
- 一种基于FPGA的正弦波信号发生器的设
- AX7325_CD FPGA代码.part1.rar
- FPGA之道-完整版.PDF
- 米联客FPGA 千兆以太网部分代码1-2
- 《Xilinx Zynq SoC与嵌入式Linux设计实战指
- fpga的fft核测试
- 基于FPGA的 FFT实现
- 超多Xilinx FPGA工程及源码
- Xilinx ISE Design Suite FPGA开发实用教程
- 嵌入式系统软硬件协同设计实战指南
- 基于FPGA的八位RISC CPU的设计与实现
- lunwen_jiangwenbo2.zip
- 基于FPGA的数字图像处理原理及应用
- 基于FPGA的数字图像处理原理及应用(
- 数字信号处理的FPGA实现(第3版)_中
- 基于FPGA的温度传感器ds18b20数据采集
- FPGA USB 通信
- FPGA数字逻辑设计教程--Verilog.pdf
- cvsd编解码CVSD算法分析及其在FPGA中的
- FPGA设计技巧与案例开发详解 第2版 高
- Altera系列FPGA芯片IP核详解.pdf
- project_11.zip
- FPGA系统设计与验证实战指南电子版和
- FPGAEGO1板五子棋.rar
评论
共有 条评论