资源简介
基于FPGA的均值滤波(本人上传所有资源,均包含整个项目工程),大小256*256,开发板zybo.
代码片段和文件信息
/**********************************************************************/
/* ____ ____ */
/* / /\/ / */
/* /___/ \ / */
/* \ \ \/ */
/* \ \ Copyright (c) 2003-2009 Xilinx Inc. */
/* / / All Right Reserved. */
/* /---/ /\ */
/* \ \ / \ */
/* \___\/\___\ */
/***********************************************************************/
/* This file is designed for use with ISim build 0x7708f090 */
#define XSI_HIDE_SYMBOL_SPEC true
#include “xsi.h“
#include
#ifdef __GNUC__
#include
#else
#include
#define alloca _alloca
#endif
static const char *ng0 = “D:/FPGA_ise/vga_histogram_zybo/tb_clk_div.v“;
static int ng1[] = {0 0};
static void Always_40_0(char *t0)
{
char t3[8];
char *t1;
char *t2;
char *t4;
char *t5;
char *t6;
char *t7;
unsigned int t8;
unsigned int t9;
unsigned int t10;
unsigned int t11;
unsigned int t12;
char *t13;
char *t14;
char *t15;
unsigned int t16;
unsigned int t17;
unsigned int t18;
unsigned int t19;
unsigned int t20;
unsigned int t21;
unsigned int t22;
unsigned int t23;
char *t24;
LAB0: t1 = (t0 + 2528U);
t2 = *((char **)t1);
if (t2 == 0)
goto LAB2;
LAB3: goto *t2;
LAB2: xsi_set_current_line(40 ng0);
t2 = (t0 + 2336);
xsi_process_wait(t2 10000LL);
*((char **)t1) = &&LAB4;
LAB1: return;
LAB4: xsi_set_current_line(40 ng0);
t4 = (t0 + 1448);
t5 = (t4 + 56U);
t6 = *((char **)t5);
memset(t3 0 8);
t7 = (t6 + 4);
t8 = *((unsigned int *)t7);
t9 = (~(t8));
t10 = *((unsigned int *)t6);
t11 = (t10 & t9);
t12 = (t11 & 1U);
if (t12 != 0)
goto LAB8;
LAB6: if (*((unsigned int *)t7) == 0)
goto LAB5;
LAB7: t13 = (t3 + 4);
*((unsigned int *)t3) = 1;
*((unsigned int *)t13) = 1;
LAB8: t14 = (t3 + 4);
t15 = (t6 + 4);
t16 = *((unsigned int *)t6);
t17 = (~(t16));
*((unsigned int *)t3) = t17;
*((unsigned int *)t14) = 0;
if (*((unsigned int *)t15) != 0)
goto LAB10;
LAB9: t22 = *((unsigned int *)t3);
*((unsigned int *)t3) = (t22 & 1U);
t23 = *((unsigned int *)t14);
*((unsigned int *)t14) = (t23 & 1U);
t24 = (t0 + 1448);
xsi_vlogvar_wait_assign_value(t24 t3 0 0 1 0LL);
goto LAB2;
LAB5: *((unsigned int *)t3) = 1;
goto LAB8;
LAB10: t18 = *((unsigned int *)t3);
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
目录 0 2018-04-08 12:04 赵丽颖均值滤波\
目录 0 2018-04-08 10:07 赵丽颖均值滤波\vga_histogram_zybo\
文件 250 2018-04-07 22:29 赵丽颖均值滤波\vga_histogram_zybo\average_tt.cmd_log
文件 273 2018-04-07 22:29 赵丽颖均值滤波\vga_histogram_zybo\average_tt.tfi
文件 3453 2018-04-07 22:53 赵丽颖均值滤波\vga_histogram_zybo\average_tt.v
文件 393385 2018-03-28 21:57 赵丽颖均值滤波\vga_histogram_zybo\CrazyBird.coe
文件 6 2018-03-29 12:51 赵丽颖均值滤波\vga_histogram_zybo\div_clk.lso
文件 26 2018-03-29 12:51 赵丽颖均值滤波\vga_histogram_zybo\div_clk.prj
文件 1689 2018-03-29 12:51 赵丽颖均值滤波\vga_histogram_zybo\div_clk.stx
文件 1538 2018-03-29 12:53 赵丽颖均值滤波\vga_histogram_zybo\div_clk.v
文件 1146 2018-03-29 12:51 赵丽颖均值滤波\vga_histogram_zybo\div_clk.xst
文件 1994 2018-03-29 12:55 赵丽颖均值滤波\vga_histogram_zybo\fuse.log
文件 706 2018-03-29 12:55 赵丽颖均值滤波\vga_histogram_zybo\fuse.xmsgs
文件 246 2018-03-29 12:55 赵丽颖均值滤波\vga_histogram_zybo\fuseRelaunch.cmd
目录 0 2018-04-08 09:26 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\
文件 233 2018-04-07 22:37 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\coregen.cgp
文件 3081 2018-04-07 22:37 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\coregen.log
文件 393385 2018-03-28 21:57 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\CrazyBird.coe
文件 1273 2018-03-29 08:57 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\create_rom.tcl
文件 1286 2018-04-07 22:30 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\create_shift_1_ip.tcl
文件 1286 2018-04-07 22:34 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\create_shift_2_ip.tcl
文件 1286 2018-04-07 22:36 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\create_shift_3_ip.tcl
目录 0 2018-04-08 09:26 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom\
文件 346 2018-03-29 09:34 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom.asy
文件 1344 2018-04-08 12:04 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom.gise
文件 1179648 2018-03-29 09:34 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom.mif
文件 0 2018-04-07 22:53 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom.ncf
文件 689603 2018-03-29 09:32 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom.ngc
文件 1050 2018-03-29 09:34 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom.sym
文件 5721 2018-03-29 09:32 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom.v
文件 4177 2018-03-29 09:32 赵丽颖均值滤波\vga_histogram_zybo\ipcore_dir\rom.veo
............此处省略316个文件信息
相关资源
- 数字信号处理的FPGA实现第4版书内代码
- Xilinx FPGA开发实用教程 第2版(完整版
- FPGA设计的实战演练 高级技巧篇.zip
- 米联的FPGA开发例程很详细
- 基于verilog的亮度jpeg压缩算法
- 米联客FPGA教程 Miz702.zip
- FPGA设计 基于团队的最佳实践
- CORDIC算法
- 双AD采集存储到SD卡
- 基于VHDL的FPGA和NiosII精炼--pdf 全
- FPGA 快速系统原型设计权威指南_1348
- Xilinx Zynq SoC与嵌入式Linux设计实战指南
- QuartusII时序约束方法
- 大西瓜FPGA开发板例程源码
- Xilinx FPGA应用进阶 通用IP核详解和设
- 基于FPGA的LED显示装置控制板的设计
- 《HELLO+FPGA》-+书籍合辑
-
FPGA Design: Best Practices for Team-ba
sed - 基于VHDL的FPGA和Nios+II精炼_.pdf
- FPGA使用DDR 显示PAL图像
- 基于FPGA的FIR数字滤波器的实现
- 基于FPGA的数据实时无损压缩系统设计
- AC620 FPGA开发板用户手册V1.6
- FPGA数字信号处理设计教程:System Ge
- CPLD/FPGA与ASIC设计实践教程
- 基于CPLD_FPGA的数字通信系统建模与设
- 基于RGMII的以太网MAC的FPGA实现代码
- FPGA设计指南器件、工具和流程
- FPGA异构计算——基于OpenCL的开发方法
- FPGA自学笔记——设计与验证jmb
评论
共有 条评论