源码之巅峰
全部资源
全部资源
C/C++
C#
PHP
Java
Python
VB
ASP
Html/CSS
Matlab
JavaScript
数据库
模板
其他
上传
VIP购买
登录
注册账号
C#
C/C++
PHP
Java
Python
VB
ASP
Html/CSS
Matlab
JavaScript
数据库
模板
AI
其他
基于VerilogHDL的SPWM全数字算法的FPGA实现
收藏(0)
大小: 389KB
文件类型: .pdf
金币: 1
下载: 0 次
发布日期: 2023-07-19
语言
:
其他
标签
:
Actel
HDL
高速下载
资源简介
在详细阐述正弦脉宽调制算法的基础上, 结合DDS 技术, 以Actel FPGA 作为控制核心, 通过自然采样法比较1 个三角载波和3 个相位差为1 200 的正弦波, 利用Verilog HDL 语言实现死区 时间可调的SPWM 全数字算法,并在Fushion StartKit 开发板上实现SPWM 全数字算法。通过逻辑分析 仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
资源截图
小图
大图
代码片段和文件信息
上一篇:
STM32F103官方设计的板子包括原理图和PCB文件
下一篇:
学生考勤管理系统需求分析文档参考
挑错
打印
评论
共有
条评论
举报
顶一次
踩一次 1400 次
相关资源
Actel Libero开发教程
Actel-ProASIC3中文器件手册(中文的很难
ACTEL FPGA封装库
×
×
评论
共有 条评论