资源简介
基于VHDL的简易CPU设计(内附详细实验报告)

代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 3327 2012-11-05 01:49 基于VHDL的简易CPU设计\VHDL实现简易CPU\incremental_db\compiled_partitions\clkgen.root_partition.map.kpt
文件 65 2012-11-04 07:36 基于VHDL的简易CPU设计\VHDL实现简易CPU\.sopc_builder\filters.xml
文件 596887 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.map.qmsg
文件 137 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.db_info
文件 1805 2012-11-11 03:56 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.rpp.qmsg
文件 2178 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.asm.qmsg
文件 241373 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.tan.qmsg
文件 88 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.cbx.xml
文件 13433 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.hif
文件 4245 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(0).cnf.cdb
文件 1336 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(0).cnf.hdb
文件 3946 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(1).cnf.cdb
文件 1133 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(1).cnf.hdb
文件 874 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(2).cnf.cdb
文件 706 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(2).cnf.hdb
文件 2820 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(3).cnf.cdb
文件 740 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(3).cnf.hdb
文件 1568 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(4).cnf.cdb
文件 610 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(4).cnf.hdb
文件 2630 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(5).cnf.cdb
文件 1175 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(5).cnf.hdb
文件 1116 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(6).cnf.cdb
文件 631 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(6).cnf.hdb
文件 579 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(7).cnf.cdb
文件 391 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(7).cnf.hdb
文件 4676 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(8).cnf.cdb
文件 913 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(8).cnf.hdb
文件 902 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(9).cnf.cdb
文件 483 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(9).cnf.hdb
文件 1578 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(10).cnf.cdb
文件 927 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(10).cnf.hdb
............此处省略178个文件信息
----------- --------- ---------- ----- ----
文件 3327 2012-11-05 01:49 基于VHDL的简易CPU设计\VHDL实现简易CPU\incremental_db\compiled_partitions\clkgen.root_partition.map.kpt
文件 65 2012-11-04 07:36 基于VHDL的简易CPU设计\VHDL实现简易CPU\.sopc_builder\filters.xm
文件 596887 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.map.qmsg
文件 137 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.db_info
文件 1805 2012-11-11 03:56 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.rpp.qmsg
文件 2178 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.asm.qmsg
文件 241373 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.tan.qmsg
文件 88 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.cbx.xm
文件 13433 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.hif
文件 4245 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(0).cnf.cdb
文件 1336 2012-11-11 08:42 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(0).cnf.hdb
文件 3946 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(1).cnf.cdb
文件 1133 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(1).cnf.hdb
文件 874 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(2).cnf.cdb
文件 706 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(2).cnf.hdb
文件 2820 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(3).cnf.cdb
文件 740 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(3).cnf.hdb
文件 1568 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(4).cnf.cdb
文件 610 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(4).cnf.hdb
文件 2630 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(5).cnf.cdb
文件 1175 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(5).cnf.hdb
文件 1116 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(6).cnf.cdb
文件 631 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(6).cnf.hdb
文件 579 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(7).cnf.cdb
文件 391 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(7).cnf.hdb
文件 4676 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(8).cnf.cdb
文件 913 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(8).cnf.hdb
文件 902 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(9).cnf.cdb
文件 483 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(9).cnf.hdb
文件 1578 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(10).cnf.cdb
文件 927 2012-11-11 03:12 基于VHDL的简易CPU设计\VHDL实现简易CPU\db\clkgen.(10).cnf.hdb
............此处省略178个文件信息
相关资源
- 八三编码器设计 VHDL代码 简单,包附
- 数字频率合成dds正弦波基于FPGA的DDS产
- 3人表决器 QuartusII
- 六路智能抢答器VHDL语言
- vhdl与lcd1602实现的多控制电子钟
- verilog的PCI源代码,非常详细,顶层模
- ASK调制与解调VHDL程序及仿真
- 红外循迹小车VHDL程序
- VHDL学习及实例(100个例子)
- VHDL 7人表决器
- VHDL语言编写的100实用的例程
- VHDL写的四人抢答器
- lcd12864的VHDL程序
- 基于VHDL的交通灯控制器设计
- VHDL带分频功能的函数发生器实现六种
- ETC中FM0解码器的设计
- FPGA最全面的VHDL例程源码
- 《VHDL基础及经典开发》电子书及代码
- 超全VHDL教程资料打包
- VHDL简易交通灯设计 quartus 2
- 交通信号灯vhdl课程设计
- VHDL交通灯
- 基于quartus II的VHDL数字钟设计
- 2.5分频VHDL源程序
- 8位二进制计数器vhdl源程序及原理图
- 数字式秒表设计vhdl
- 卷积码的viterbi维特比译码算法的FPG
- VHDL 语法 IEEE std 1076-2008
- eda信号发生器的设计VHDL
- 4*4键盘编码器,VHDL语言
评论
共有 条评论