-
大小: 5.29MB文件类型: .zip金币: 2下载: 0 次发布日期: 2023-09-17
- 语言: 其他
- 标签: 飞思卡尔 MC9S12XS128 SCI ADC
资源简介
所有程序已验证 包括data flash的读写等不常见的实例

代码片段和文件信息
/******************************************************************************
FILE : datapage.c
PURPOSE : paged data access runtime routines
MACHINE : Freescale 68HC12 (Target)
LANGUAGE : ANSI-C
HISTORY : 21.7.96 first version created
******************************************************************************/
#include “hidef.h“
#include “non_bank.sgm“
#include “runtime.sgm“
/*lint --e{957} MISRA 8.1 REQ these are runtime support functions and as such are not meant to be called in user code; they are only invoked via jumps in compiler-generated code */
/*lint -estring(553 __OPTION_ACTIVE__) MISRA 19.11 REQ __OPTION_ACTIVE__ is a built-in compiler construct to check for active compiler options */
#ifndef __HCS12X__ /* it‘s different for the HCS12X. See the text below at the #else // __HCS12X__ */
/*
According to the -Cp option of the compiler the
__DPAGE__ __PPAGE__ and __EPAGE__ macros are defined.
If none of them is given as argument then no page accesses should occur and
this runtime routine should not be used !
To be on the save side the runtime routines are created anyway.
*/
/* Compile with option -DHCS12 to activate this code */
#if defined(HCS12) || defined(_HCS12) || defined(__HCS12__)
#ifndef PPAGE_ADDR
#ifdef __PPAGE_ADR__
#define PPAGE_ADDR __PPAGE_ADR__
#else
#define PPAGE_ADDR (0x30 + REGISTER_base)
#endif
#endif
#ifndef __PPAGE__ /* may be set already by option -CPPPAGE */
#define __PPAGE__
#endif
/* Compile with option -DDG128 to activate this code */
#elif defined DG128 /* HC912DG128 derivative has PPAGE register only at 0xFF */
#ifndef PPAGE_ADDR
#define PPAGE_ADDR (0xFF+REGISTER_base)
#endif
#ifndef __PPAGE__ /* may be set already by option -CPPPAGE */
#define __PPAGE__
#endif
#elif defined(HC812A4)
/* all setting default to A4 already */
#endif
#if !defined(__EPAGE__) && !defined(__PPAGE__) && !defined(__DPAGE__)
/* as default use all page registers */
#define __DPAGE__
#define __EPAGE__
#define __PPAGE__
#endif
/* modify the following defines to your memory configuration */
#define EPAGE_LOW_BOUND 0x400u
#define EPAGE_HIGH_BOUND 0x7ffu
#define DPAGE_LOW_BOUND 0x7000u
#define DPAGE_HIGH_BOUND 0x7fffu
#define PPAGE_LOW_BOUND (DPAGE_HIGH_BOUND+1u)
#define PPAGE_HIGH_BOUND 0xBFFFu
#ifndef REGISTER_base
#define REGISTER_base 0x0u
#endif
#ifndef DPAGE_ADDR
#define DPAGE_ADDR (0x34u+REGISTER_base)
#endif
#ifndef EPAGE_ADDR
#define EPAGE_ADDR (0x36u+REGISTER_base)
#endif
#ifndef PPAGE_ADDR
#define PPAGE_ADDR (0x35u+REGISTER_base)
#endif
/*
The following parts about the defines are assumed in the code of _GET_PAGE_REG :
- the memory region controlled by DPAGE is above the area controlled by the EPAGE and
below the area controlled by the PPAGE.
- the lower bound of the PPAGE area is equal to be the higher bound of the DPAGE are
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
目录 0 2012-10-03 15:29 前期模块调试\
目录 0 2012-10-03 15:29 前期模块调试\ADC\
文件 24576 2012-10-05 11:15 前期模块调试\ADC\ADC.doc
目录 0 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\
文件 57995 2012-10-03 20:54 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1.mcp
目录 0 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\
文件 4283 2012-10-06 11:01 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\CWSettingsWindows.stg
目录 0 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\Standard\
目录 0 2012-10-03 15:47 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\Standard\ob
文件 14429 2012-10-03 15:47 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\Standard\ob
文件 37965 2012-10-04 14:40 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\Standard\ob
文件 164592 2012-10-03 15:47 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\Standard\ob
文件 6041 2012-10-03 15:47 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\Standard\ob
文件 486237 2012-10-06 11:01 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\ADC1_Data\Standard\TargetDataWindows.tdt
目录 0 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\bin\
文件 187007 2012-10-04 14:40 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\bin\Project.abs
文件 926 2012-10-04 14:40 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\bin\Project.abs.glo
文件 912 2012-10-04 14:40 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\bin\Project.abs.s19
文件 100035 2012-10-04 14:40 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\bin\Project.map
文件 108 2012-10-04 14:41 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\bin\Project.xpr
目录 0 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\cmd\
文件 1514 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\cmd\TBDML_Erase_unsecure_hcs12xe.cmd
文件 59 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\cmd\TBDML_Postload.cmd
文件 60 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\cmd\TBDML_Preload.cmd
文件 60 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\cmd\TBDML_Reset.cmd
文件 59 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\cmd\TBDML_Startup.cmd
文件 77 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\cmd\TBDML_Vppoff.cmd
文件 78 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\cmd\TBDML_Vppon.cmd
文件 855 2012-10-03 15:43 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\C_Layout.hwl
文件 161 2004-06-15 15:46 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\Default.mem
文件 101 2012-10-04 12:28 前期模块调试\ADC\ADC1 内部触发,单次转换序列,序列长度为m,单通道采样,禁止比较模式,非fifo模式\my_global.h
............此处省略638个文件信息
- 上一篇:超星6xh解密工具及教程
- 下一篇:0v7670摄像头模块
相关资源
- 飞思卡尔单片机MC9S12XS12G128驱动(硬件
- 全自动多功能编码转换工具(URLASCI
- 广义Einstein-Cartan-Kibble-Sciama引力和引力
- SCI串口中断接收发送例程
- network science Albert-László Barabási
- labview ASCII_十六进制_十进制转换
- 飞思卡尔68HC08Metrowerks_CodeWarrior开发软
- 飞思卡尔单片机.s19文件方法详解
- Data Science from Scratch 2nd Edition
- scipy-0.19.0-cp36-cp36m-win_amd64.whl
- 十六进制转换成相应ASCII码
- 滤波-卡尔曼滤波-互补滤波
- SCITranslate12.rar
- 测地距离—来自science杂志
- Hands-On Machine Learning with Scikit-Learn an
- 实现飞思卡尔两轮智能车的直立芯片
- 中科院最新SCI分区表.xls
- 国际语料库与二语习得前沿演进的可
- WIS2ASCII(wis测井数据解析器)v1.96中文
- 飞思卡尔智能车摄像头组
- SCI论文北大PPt
- MODBUS--ASCii实现的主要代码
- 飞思卡尔编程入门菜鸟教程
- sci 文献翻译软件
- SSCI期刊分区
- 飞思卡尔所有的算法
- SCI论文检索及全文获取途径.pdf
- High-Dimensional Probability: An Introduction
- ScienceWord 6.0 内存注册机
- 飞思卡尔电磁程序
评论
共有 条评论