资源简介
2.1,出租车计价器的要求:
◇ 行程3公里内(包括3公里),且等待累计时间2分钟内(包括2分钟),起步费为10元;
◇ 3公里外(不包括3公里)以每公里2元,等待累计时间2分钟外(不包括2分钟)以每分钟以1.0元计费。
◇ 能显示行驶公里数、等待累计时间和最后的总费用。
本计费器的显示范围为0~99元,计价分辨率为1元;计程器显示范围为0~99公里,分辨率为1公里;计时器的显示范围是分钟的显示范围是0—99, 辨率为1分钟。秒的显示范围是0—59。辨率为1秒。
代码片段和文件信息
相关资源
- 基于FPGA的DDS任意波形发生器
- 16位定点FFT-DSP的FPGA实现
- xilinx_fpga_7系列 Altium library
- VHDL实验6 双向移位寄存器(完整版)
- _4_DQPSK调制解调技术研究及FPGA实现
- 基于altera FPGA 的 UART IP核
- Gardner算法FPGA开发工程
- Verilog 语言经典入门书籍 夏宇闻编写
- verilog冒泡排序算法
- 基于FPGA的数字频率计ISE工程
- fpga驱动1602显示字符
- 国外CPU_GPU_FPGA性能测试比较结果
- 基于FPGA的8点流水线型FFT变换
- FPGA信号源设计
- 基于fpga的ask的调制与解调
- 黑金科技的FPGA 控制DS18B20并用数码管
- isplever培训教程
- 贪吃蛇源码verilog
- 基于FPGA的超声波测距系统
- 频信号分析仪的FPGA源码[1]
- 基于fpga的dds可调频1-20MHZ,调幅,调相
- FPGA implementations of neural networks
- Xilinx FPGA高级设计及应用
- OV7670摄像头全套源码包括上位机,下
- Xilinx FPGA的EMIF使用例程
- FPGA中Verilog语言实现生成三角波
- 基于FPGA的音乐播放系统的设计
- 频率特性测试仪四篇
- 数电实验——出租车计价器
- 基于FPGA的OV7670摄像头采集及实时显示
评论
共有 条评论