资源简介
本文的主体部分首先详细描述了处理器各个独立功能模块的设计,为后续的整体设计实现提供逻辑功能支持。随后按照单周期、多周期、流水线的顺序,循序渐进的围绕着指令执行过程中需经历的五个阶段,详细描述了3个版本的处理器中各阶段的逻辑设计。在完成了各个版本的CPU的整体逻辑设计后,通过Quartus II时序仿真软件在所设计的CPU上运行了测试程序,测试输出波形表明了处理器逻辑设计的正确性。
附录包含了三个版本处理器实现的源码。
代码片段和文件信息
- 上一篇:Q3D Extractor Examples
- 下一篇:Go并发编程实战
相关资源
- 400 G1 DM nvmeBoot CPUall.bin
- 李玮超基于MIPS指令集的32位CPU设计与
- proteusCPU仿真8位模型机实验报告.docx
- CPU的VHDL实现 源代码及报告(东南大学
- 计算机组织结构课程设计-8位无cache五
- MIPS32指令集.pdf
- CPU设计与实践 ISE工程文件直接可运行
- CPU设计QuartusⅡ
- 计算机组成与结构第5版习题详解、实
- 合肥工业大学计算机组成原理课设,
- 计算机组成原理实验单周期CPU设计实
- VHDL实现矩阵键盘
- LED阵列汉字显示实验
- 24条指令cpu+分支流水线实验(完整)
- See MIPS Run 中英文版(第二版)
- 简易CPU之verilog设计原创
- matconvnet的cpu编译版本
- CPU54条的音乐播放器应用
- mips32位的32个寄存器组成的寄存器组
- Verilog语言编写的流水线CPU
- VHDL全集+代码
- 基于FPGA的闹钟系统设计
- 基于FPGA的电子琴
- BCH码的VHDL实现
- DDS 含调频,调幅,调相VHDL源程序
- 用Verilog实现MIPS31条指令
- VHDL实现可执行10条指令的CPU
- 基于VHDL的程序设计集
- 使用winring监控cpu温度
- verilog hdl vhdl实用100个 quartus 2 仿真 源
评论
共有 条评论