资源简介
设计一种工作在1.2 V低电源电压下的折叠混频器。混频器电路采用折叠结构和电流复用技术,降低电源电压,减小直流功耗,降低噪声、提高增益和线性度。跨导级采用交流耦合互补跨导进一步降低电源电压。混频器设计基于SMIC0.18μm标准CMOS工艺。仿真结果表明:输入射频频率和输出中频频率为2.5 GHz和100 MHz时,IIP3为3.857 dBm,NF为5.257 dB,转换增益为9.787 dB,功耗为5.22 mW。
代码片段和文件信息
相关资源
- cadence设计射频电路教程,全套资料,
- ADS设计低噪放的详细步骤
- 基于ATF54143平衡式低噪声放大器的设计
- Linear LNA Design使用ADS设计低噪声放大器
- ADS设计低噪声放大器LNA
- 低噪放的设计制作与调试ADS
- 全国电子设计大赛电源内部培训资料
- 折叠共源共栅低噪声放大器设计
- 电子噪声与低噪声设计
- 低噪声放大器硕士论文
- ATF54143的ADS模型
- ATF54143_010407
- ADS的低噪放模型ATF54143
- 低噪声混频器
- LNA低噪声功放ADS设计
- OP07型低噪声高精度运算放大器
- LNA 低噪放设计
- 射频电路设计,低噪声放大器设计,
- 研究论文-基于ADS仿真的宽频带低噪声
- ADS 基于ATF54143的LNA低噪声放大器 仿真
- 电子设计大赛高频组常用17大模块——
评论
共有 条评论