资源简介
目前国内生产的高压变频器大多采用功率单元串联叠加多电平,VVVF控制方式。其拓扑结构如图1 所示。A、B、C三相各6 个功率单元,每个功率单元输出电压为577 V,相电压UAO=UBO=UCO=3 462 V,线电压UAB=UBC=UCA=6 000 V。如果出现任意1 个功率单元故障旁通时,势必造成系统不平衡,从而导致系统停机。经过公司研发人员的理论推导及技术分析,提出了“中性点偏移”的方法。
代码片段和文件信息
- 上一篇:简析双向触发二极管相关知识
- 下一篇:mac 地址修改 TMAC v6
相关资源
- 基于Altera FPGA的PCI-E接口设计
- 在嵌入式系统中使用FPGA时的常见问题
- XILINX spartan-6 sp601原理图
- 我与FPGA的恋爱之任意分频和倍频
-
Design for em
bedded Image Processing on FPG - FPGA实现PID.v
- 基于FPGA的sdi视频传输工程(k7_sdi_rx
- FPGA彩条显示
- Xilinx-FPGA-引脚功能详细介绍.doc
- 基于xilinx FPGA的PCIe设计实战
- 基于PCIe的FPGA动态配置设计与实现
- 为什么工程师要掌握FPGA开发知识?
- 数字频率合成dds正弦波基于FPGA的DDS产
- Verilog FPGA UART串口控制器
- gmsk调制在FPGA上实现
- 一个简单的verilog编写的DMA IP CORE,和
- FPGA在步进电机驱动上的应用实例及代
- fpga实现频率测量
- FPGA开发-ChipScope教程
- 红外循迹小车VHDL程序
- 基于FPGA的USB接口设计
- DE2模拟的交通红绿灯
- 一种抗SEU存储器电路的FPGA设计
- Cyclone 10LP Remote Update Intel FPGA IP 官方工
- nRF24L01无线模块在单片机与FPGA上的应
- 基于FPGA多协议转换网关设计
- fpga数字钟
- FPGA按键消抖
- 具有可编程环路补偿功能高密度电源
- FPGA系统中有源电容放电电路设计需注
川公网安备 51152502000135号
评论
共有 条评论