资源简介
设计一个系统:串口接收频率、相位控制字,控制的DAC输出波形(正弦波、三角波、锯齿波、方波、直流)设计中取DAC输出时钟为50MHz,波形存储深度为512点(取信号的一个周期),用matlab生成mif格式的文件分别存储正弦波、方波、三角波、锯齿波的数据。含testbench,已在开发板上验证。
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
目录 0 2018-05-26 09:09 Quartus_DDS_UART\
文件 812 2018-04-20 15:33 Quartus_DDS_UART\clkdiv.v
文件 766 2018-04-07 12:03 Quartus_DDS_UART\clkdiv.v.bak
目录 0 2018-05-26 09:09 Quartus_DDS_UART\db\
文件 9577 2018-04-20 15:35 Quartus_DDS_UART\db\altsyncram_2d91.tdf
文件 9550 2018-04-20 16:14 Quartus_DDS_UART\db\altsyncram_4391.tdf
文件 9595 2018-04-20 15:35 Quartus_DDS_UART\db\altsyncram_7j91.tdf
文件 9595 2018-04-20 15:33 Quartus_DDS_UART\db\altsyncram_ak91.tdf
文件 9577 2018-04-20 16:42 Quartus_DDS_UART\db\altsyncram_bd91.tdf
文件 9595 2018-04-20 16:42 Quartus_DDS_UART\db\altsyncram_gj91.tdf
文件 9595 2018-04-20 16:42 Quartus_DDS_UART\db\altsyncram_jk91.tdf
文件 9550 2018-04-20 15:33 Quartus_DDS_UART\db\altsyncram_r291.tdf
文件 0 2018-04-20 16:45 Quartus_DDS_UART\db\logic_util_heursitic.dat
文件 36600 2018-04-20 16:45 Quartus_DDS_UART\db\prev_cmp_UART_DDS.qmsg
文件 9853 2018-04-20 16:42 Quartus_DDS_UART\db\UART_DDS.(0).cnf.cdb
文件 4312 2018-04-20 16:42 Quartus_DDS_UART\db\UART_DDS.(0).cnf.hdb
文件 2649 2018-04-20 15:33 Quartus_DDS_UART\db\UART_DDS.(1).cnf.cdb
文件 825 2018-04-20 15:33 Quartus_DDS_UART\db\UART_DDS.(1).cnf.hdb
文件 1366 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(10).cnf.cdb
文件 788 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(10).cnf.hdb
文件 1718 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(11).cnf.cdb
文件 696 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(11).cnf.hdb
文件 1687 2018-04-20 16:42 Quartus_DDS_UART\db\UART_DDS.(12).cnf.cdb
文件 692 2018-04-20 16:42 Quartus_DDS_UART\db\UART_DDS.(12).cnf.hdb
文件 1362 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(13).cnf.cdb
文件 787 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(13).cnf.hdb
文件 1571 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(14).cnf.cdb
文件 696 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(14).cnf.hdb
文件 1366 2018-04-20 16:14 Quartus_DDS_UART\db\UART_DDS.(15).cnf.cdb
文件 788 2018-04-20 16:14 Quartus_DDS_UART\db\UART_DDS.(15).cnf.hdb
文件 2005 2018-04-20 16:17 Quartus_DDS_UART\db\UART_DDS.(16).cnf.cdb
............此处省略202个文件信息
----------- --------- ---------- ----- ----
目录 0 2018-05-26 09:09 Quartus_DDS_UART\
文件 812 2018-04-20 15:33 Quartus_DDS_UART\clkdiv.v
文件 766 2018-04-07 12:03 Quartus_DDS_UART\clkdiv.v.bak
目录 0 2018-05-26 09:09 Quartus_DDS_UART\db\
文件 9577 2018-04-20 15:35 Quartus_DDS_UART\db\altsyncram_2d91.tdf
文件 9550 2018-04-20 16:14 Quartus_DDS_UART\db\altsyncram_4391.tdf
文件 9595 2018-04-20 15:35 Quartus_DDS_UART\db\altsyncram_7j91.tdf
文件 9595 2018-04-20 15:33 Quartus_DDS_UART\db\altsyncram_ak91.tdf
文件 9577 2018-04-20 16:42 Quartus_DDS_UART\db\altsyncram_bd91.tdf
文件 9595 2018-04-20 16:42 Quartus_DDS_UART\db\altsyncram_gj91.tdf
文件 9595 2018-04-20 16:42 Quartus_DDS_UART\db\altsyncram_jk91.tdf
文件 9550 2018-04-20 15:33 Quartus_DDS_UART\db\altsyncram_r291.tdf
文件 0 2018-04-20 16:45 Quartus_DDS_UART\db\logic_util_heursitic.dat
文件 36600 2018-04-20 16:45 Quartus_DDS_UART\db\prev_cmp_UART_DDS.qmsg
文件 9853 2018-04-20 16:42 Quartus_DDS_UART\db\UART_DDS.(0).cnf.cdb
文件 4312 2018-04-20 16:42 Quartus_DDS_UART\db\UART_DDS.(0).cnf.hdb
文件 2649 2018-04-20 15:33 Quartus_DDS_UART\db\UART_DDS.(1).cnf.cdb
文件 825 2018-04-20 15:33 Quartus_DDS_UART\db\UART_DDS.(1).cnf.hdb
文件 1366 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(10).cnf.cdb
文件 788 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(10).cnf.hdb
文件 1718 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(11).cnf.cdb
文件 696 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(11).cnf.hdb
文件 1687 2018-04-20 16:42 Quartus_DDS_UART\db\UART_DDS.(12).cnf.cdb
文件 692 2018-04-20 16:42 Quartus_DDS_UART\db\UART_DDS.(12).cnf.hdb
文件 1362 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(13).cnf.cdb
文件 787 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(13).cnf.hdb
文件 1571 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(14).cnf.cdb
文件 696 2018-04-20 15:35 Quartus_DDS_UART\db\UART_DDS.(14).cnf.hdb
文件 1366 2018-04-20 16:14 Quartus_DDS_UART\db\UART_DDS.(15).cnf.cdb
文件 788 2018-04-20 16:14 Quartus_DDS_UART\db\UART_DDS.(15).cnf.hdb
文件 2005 2018-04-20 16:17 Quartus_DDS_UART\db\UART_DDS.(16).cnf.cdb
............此处省略202个文件信息
- 上一篇:CDMA多用户检测的Simuli
nk仿真研究 - 下一篇:matlab 图片批量处理
相关资源
- 基于verilog的iir滤波器设计
- 基于FPGA的DDS正弦载波产生器
- IIR数字滤波器的Matlab和FPGA实现.pdf
- 基于matlab和Quartus II 的FIR滤波器设计
- 数字调制解调,同步,滤波技术的M
- Matlab to HDL FPGA
- CRC32的FPGA并行实现原理及MATLAB仿真
- 基于FPGA的DDS
- 基于VHDL语言的在FPGA上产生单相SPWM波
- FM解调 仿真方法.docx
- matlab产生正弦波及.mif文件的程序
- USM_Sharpen基于matlab的锐化程序
- 基于MATLAB和FPGA的CIC滤波器.zip
- 用Verilog实现整数转浮点数
- Matlab_DSPBuilder实现DDS的设计
- cic_fpga.rar
- MATLAB串口采集数据进阶
- 美国UDDS工况matlab模型
- QAM16_demo
- DPD-Matlab-FPGA
- 基于MATLAB和QuartusⅡ的FIR滤波器设计与
- 基于fpga的白平衡自适应调整代码-Ve
- VETERBI卷积码在MATLAB和FPGA中实现(包含
- Matlab写的DDS和FIR滤波器
- verilog实现任意频率的正弦波,dds
- 二阶IIR滤波器的verilog的实现
评论
共有 条评论