资源简介
基于altera平台使用FPGA实现了fir滤波器
代码片段和文件信息
clear all;
close all;
load matlab.mat;
A=Num;
A=2^9*A;
B=round(A);
fi=fopen(‘conf.dat‘‘wb‘);
% B=dec2bin(B);
A=fprintf(fi‘%\n‘B);
fclose(fi);
freqz(B);
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 4314 2013-12-21 17:22 FIR_16\FIR_16\FIR\Block1.bdf
文件 1782 2014-03-28 11:16 FIR_16\FIR_16\FIR\cont_addr.bsf
文件 182 2014-03-28 11:16 FIR_16\FIR_16\FIR\cont_addr.v
文件 177 2014-03-28 11:15 FIR_16\FIR_16\FIR\cont_addr.v.bak
文件 1430 2013-12-16 16:29 FIR_16\FIR_16\FIR\db\add_sub_1ch.tdf
文件 1430 2014-03-27 17:31 FIR_16\FIR_16\FIR\db\add_sub_2ch.tdf
文件 1433 2013-12-16 16:29 FIR_16\FIR_16\FIR\db\add_sub_3ch.tdf
文件 1430 2014-01-05 20:38 FIR_16\FIR_16\FIR\db\add_sub_4ch.tdf
文件 1430 2014-03-27 17:31 FIR_16\FIR_16\FIR\db\add_sub_5ch.tdf
文件 1430 2014-03-27 17:31 FIR_16\FIR_16\FIR\db\add_sub_6ch.tdf
文件 1430 2014-03-27 17:31 FIR_16\FIR_16\FIR\db\add_sub_7ch.tdf
文件 1425 2014-03-28 11:25 FIR_16\FIR_16\FIR\db\add_sub_88h.tdf
文件 1430 2014-01-05 20:38 FIR_16\FIR_16\FIR\db\add_sub_8ch.tdf
文件 1430 2014-03-27 17:31 FIR_16\FIR_16\FIR\db\add_sub_9ch.tdf
文件 1430 2014-01-05 20:38 FIR_16\FIR_16\FIR\db\add_sub_ach.tdf
文件 1430 2014-03-27 17:31 FIR_16\FIR_16\FIR\db\add_sub_bch.tdf
文件 1427 2014-06-03 10:25 FIR_16\FIR_16\FIR\db\add_sub_bfh.tdf
文件 1537 2014-03-28 11:25 FIR_16\FIR_16\FIR\db\add_sub_dkh.tdf
文件 1537 2017-04-30 13:21 FIR_16\FIR_16\FIR\db\add_sub_ekh.tdf
文件 1537 2017-04-30 13:21 FIR_16\FIR_16\FIR\db\add_sub_fkh.tdf
文件 1427 2017-04-30 13:21 FIR_16\FIR_16\FIR\db\add_sub_g9h.tdf
文件 1537 2017-04-30 13:21 FIR_16\FIR_16\FIR\db\add_sub_gkh.tdf
文件 1845 2013-12-16 16:29 FIR_16\FIR_16\FIR\db\add_sub_gvd.tdf
文件 1430 2017-04-30 13:21 FIR_16\FIR_16\FIR\db\add_sub_h9h.tdf
文件 1537 2017-05-03 14:34 FIR_16\FIR_16\FIR\db\add_sub_hkh.tdf
文件 1430 2017-04-30 13:21 FIR_16\FIR_16\FIR\db\add_sub_i9h.tdf
文件 1537 2017-04-30 13:21 FIR_16\FIR_16\FIR\db\add_sub_ikh.tdf
文件 1430 2017-05-03 14:34 FIR_16\FIR_16\FIR\db\add_sub_j9h.tdf
文件 1429 2014-06-03 10:21 FIR_16\FIR_16\FIR\db\add_sub_jgh.tdf
文件 1537 2014-03-28 11:25 FIR_16\FIR_16\FIR\db\add_sub_jkh.tdf
............此处省略166个文件信息
相关资源
- 中值滤波图像处理verilog实现和matlab仿
- FPGA实现ROM存储图片的VGA显示
- 数字滤波器的MATLAB与FPGA实现(第二版
- LDPC编码解码matlab代码和Verilog代码及资
- 数字滤波器的MATLAB与FPGA实现——Alt
- 数字通信同步技术的MATLAB与FPGA实现—
- verilog实现OFDM基带
- 数字滤波器的MATLAB与FPGA实现第二版—
- g_snake.rar
- LDPC编码解码FPGA Verilog+MATLAB
- [数字滤波器的MATLAB与FPGA实现——Al
- 数字滤波器的MATLAB与FPGA实现:ALTERA
- 数字调制解调技术的MATLAB与FPGA实现
- 数字通信同步技术的MATLAB与FPGA实现—
- 数字滤波器的MATLAB与FPGA实现代码
- 数字调制解调技术的MATLAB与FPGA实现—
- 数字调制解调技术的MATLAB与FPGA实现—
- 数字调制解调技术的MATLAB与FPGA实现
- 数字滤波器的MATLAB与FPGA实现:Altrra
- qpsk调制解调fpga实现的非常完整工程,
- 数字滤波器的MATLAB与FPGA实现第2版——
- 数字滤波器的MATLAB与FPGA实现:ALTERA
- 数字通信同步技术的MATLAB与FPGA实现
- 数字调制解调技术的MATLAB与FPGA实现
- 完整版-数字滤波器的MATLAB与FPGA实现第
- 数字通信同步技术的MATLAB与FPGA实现
- 《数字滤波器的MATLAB与FPGA实现——
- 数字调制解调技术的MATLAB与FPGA实现
- 数字调制解调技术的MATLAB与FPGA实现
- 数字调制解调技术的MATLAB与FPGA实现
评论
共有 条评论