资源简介
本报告用中规模集成电路实现了一个数字钟的计数、译码及显示电路,时计数器采用二十四进制,有校时装置。
代码片段和文件信息
相关资源
- verilog多功能数字钟
- 89c51电子数字钟 源码和电路图
- ewb可定时带闹钟的多功能数字钟带课
- EDA实验设计简易数字钟源程序
- 单片机数字钟实训报告(完整版)
- 采用multisim仿真的数字钟可直接打开并
- EDA快速校时数字钟
- 基于单片机的数字钟设计报告
- 数字钟的仿真实验
- 基于MSP430F6638的数字钟代码
- 数字钟仿真+源程序.zip
- 数字钟protues仿真,纯硬件实现,功能
- 基于数字钟的大小月份自动调节系统
- 基于Quartus的数字钟代码
- 数字钟数字电子课程设计设计过程+原
- 基于AT89S52单片机数码管显示数字钟含
- FPGA数字钟实验报告.pdf
- 东北大学EDA数字钟课程设计报告
- 数字钟的设计电路 包含整点报时 校时
- verilog数字钟报告含代码
- 基于Proteus的数字钟设计及仿真.
- 基于NIOSII处理器的数字钟设计
- 基于AT89C51数字时钟设计过程与仿真
- VHDL设计的电子数字钟,参赛作品功能
- VHDL编写的数字钟(完整程序
- 基于Verilog HDL设计的多功能数字钟
- EDA大作业 数字钟设计
- 基于Xilinx FPGA的数字钟设计
- 数字逻辑课程设计《数字钟的设计》
- 微机原理数字钟的设计 电子设计
评论
共有 条评论