资源简介
具体看博客:https://blog.csdn.net/qq_33231534/article/details/108424647
DDS全称为直接数字频率合成(Direct Digital Synthesis),其基本原理是在一个周期波形数据下,通过选取其中全部数据或抽样部分数据组成新的波形,由奈奎斯特采样定理可知,最低两个采样点就可以组成一个波形,但实际上最少需要4个点。其原理框图如下
代码片段和文件信息
clc;
clear;
i=0:2*pi/4095:2*pi;
y=(square(i)+1)*4095/2;
plot(iy);
k=dec2bin(y12);
fid=fopen(‘D:\FPGA\FPGA_program\quartus\DDS\rtl\fangbo_12.txt‘‘wt‘);
for i=1:4096%1024行
for j=1:12%11列
fprintf(fid‘%s‘k(ij));%输出
if mod(j12)==0%判断是否输出了11个字符
fprintf(fid‘\n‘);%每输出11个字符也就是输出了一行,输出一个回车
end;
end;
end;
fclose(fid);
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
目录 0 2020-09-04 10:30 DDS\
目录 0 2020-09-05 22:43 DDS\doc\
文件 422 2020-09-04 12:30 DDS\doc\fangbo_12.m
文件 382 2020-09-04 11:18 DDS\doc\juchi_12.m
文件 407 2020-09-04 12:20 DDS\doc\sanjiao_12.m
文件 857 2020-09-04 11:13 DDS\doc\sin_12bit.m
文件 19041 2020-09-05 21:47 DDS\doc\绘图1.vsdx
目录 0 2020-09-05 10:14 DDS\img\
文件 18533 2020-09-04 21:33 DDS\img\01.png
文件 17673 2020-09-04 21:39 DDS\img\02.png
文件 14850 2020-09-04 21:43 DDS\img\03.png
文件 8972 2020-09-04 21:49 DDS\img\04.png
文件 16664 2020-09-04 22:12 DDS\img\05.png
文件 10965 2020-09-04 22:37 DDS\img\06.png
文件 16490 2020-09-04 22:44 DDS\img\07.png
文件 17105 2020-09-04 22:50 DDS\img\08.png
文件 14393 2020-09-04 22:55 DDS\img\09.png
文件 18031 2020-09-05 10:13 DDS\img\10.png
目录 0 2020-09-05 10:46 DDS\prj\
目录 0 2020-09-05 10:46 DDS\prj\db\
文件 1811 2020-09-05 10:03 DDS\prj\db\add_sub_7pc.tdf
文件 1956 2020-09-05 10:03 DDS\prj\db\add_sub_8pc.tdf
文件 12321 2020-09-04 19:22 DDS\prj\db\altsyncram_cs61.tdf
文件 12334 2020-09-04 19:22 DDS\prj\db\altsyncram_ps61.tdf
文件 12295 2020-09-04 19:19 DDS\prj\db\altsyncram_ql61.tdf
文件 12347 2020-09-04 19:22 DDS\prj\db\altsyncram_qv61.tdf
文件 12295 2020-09-04 19:35 DDS\prj\db\altsyncram_tj61.tdf
文件 15537 2020-09-05 10:03 DDS\prj\db\alt_u_div_27f.tdf
文件 2431 2020-09-05 10:01 DDS\prj\db\DDS.(0).cnf.cdb
文件 1222 2020-09-05 10:01 DDS\prj\db\DDS.(0).cnf.hdb
文件 6276 2020-09-05 09:55 DDS\prj\db\DDS.(1).cnf.cdb
............此处省略244个文件信息
相关资源
- Xilinx Zynq-7000嵌入式系统设计与实现
- 基于Basys3与Vivado的数字逻辑Verilog 实验
- verilog 音乐演奏.zip
-
FPGA Design_ Best Practices for Team-ba
sed - questasim10教程
- AX7325_CD FPGA代码.part2.rar
- AX7325_CD FPGA代码part4
- 夏文宇verilog教材
- 基于FPGA的嵌入式图像处理系统设计
- 基于FPGA的数字信号处理 [高亚军 编著
- 基于FPGA的数字图像处理原理及应用带
- Altera系列FPGA芯片IP核详解
- 特权同学图书《Xilinx FPGA伴你玩转US
- FPGA项目开发实战讲解.pdf
- FPGA设计实战演练高级技巧篇
- 数字设计:原理与实践第四版
- Xilinx zynq PS 透过bram和dma和PL进行数据
- 河宾-Xilinx FPGA设计权威指南Vivado集成
- Xilinx FPGA设计权威指南 Vivado集成设计
- Digilent HDMI ip核
- FPGA的AD高速采样
- 最新XILINX FPGA数字信号处理权威指南
- 基于FPGA的嵌入式系统设计--Altera SoC
- 深亚微米FPGA结构与CAD设计
- Verilog HDL设计与实战 配套PDF part_1/2
- 数字信号处理的FPGA实现(第3版)中文
- 《自己设计制作CPU与单片机》
- 数字信号处理的FPGA实现(中文第3版)
- FPGA设计与案例开发
- AX7325_CD FPGA代码.part3.rar
评论
共有 条评论