资源简介
内容包括:集成电路芯片系统的建模、电路结构权衡、流水、多核微处理器、功能验证、时序分析、测试平台、故障模拟、可测性设计、逻辑综合、后综合验证等集成电路系统的前后端工程设计与实现中的关键技术及设计案例。书中以大量设计实例叙述了集成电路系统工程开发需遵循的原则、基本方法、实用技术、设计经验与技巧。依据数字集成电路系统工程开发的要求与特点,利用Verilog HDL对数字系统进行建模、设计与验证,对ASIC/FPGA系统芯片工程设计开发的关键技术与流程进行了深入讲解。
代码片段和文件信息
相关资源
- Verilog HDL高级数字设计(第2版) 中文
- Verilog HDL应用程序设计精讲.zip
- Verilog HDL高级数字设计(第2版) 中文
- 黑金AX7102开发教程
- Verilog入门手册
- FPGA实现DDS正弦波、方波、三角波发生
- 基于verilog的带fifo的串口设计
- 基于DE2-115的数字示波器
- 边缘检测的verilog代码
- 2018年最新版 1800-2017 - IEEE Standard f
- 基于FPGA的视频采集系统
- 千兆以太网通信驱动模块verilog
- ad7606的verilog实现
- 黑金AX7102开发板Verilog教程.pdf
- 最全的FPGA俄罗斯方块包含5个版本的完
- 最完整的altera实现DDS正弦波、方波、
- AES解密VerilogHDL源码
- [fpga][ax301][verilog]彩灯显示控制
- FPGA设计的实战演练 高级技巧篇.zip
- 基于verilog的亮度jpeg压缩算法
- SystemVerilog验证 测试平台编写指南pd
- 8051软核处理器设计实战.pdf
- 夏宇闻SystemVerilog+验证方法学.pdf
- Verilog SOPC高级实验教程
- 大西瓜FPGA开发板例程源码
- SoC设计方法与实现(郭炜).pdf
- Verilog HDL经典黑金资料入门教程+精讲
- 设计与验证:Verilog HDL(清晰PDF).p
- Verilog HDL数字设计与综合 夏宇闻译第
- X-HDL v4.21 +破解工具+破解教程
评论
共有 条评论