资源简介
随着全数字化交流伺服系统日益广泛地应用于数控机床、机器人、跟踪雷达、半导体加工、磁盘驱动等领域,这些应用对伺服系统的快响应性能提出了越来越高的要求。然而,常采用三环控制结构的全数字化交流伺服系统的这一性能极大地依赖于系统带宽的大小,尤其依赖内部电流环的带宽。电流环带宽又与电流检测滤波时间、伺服电机时间常数、电流环采样控制周期以及采用的控制方式有关。因此,弄清影响电流环带宽的各种因素对保证和提高系统的快速性能将大有益处。本文对全数字化交流伺服系统电流环包含的所有环节进行了模型分析,提出了设计电流环时,针对电流环的高性能设计要求,需要考虑的电流环带宽、伺服电机时间常数、电流环采样周期、控制器参数以及它们彼此之间约束关系等各类问题。
代码片段和文件信息
相关资源
- Svpwm_verilog
- 10位密码表0--9全数字
- 基于VerilogHDL的SPWM全数字算法的FPGA实
- 论文研究-基于FPGA的全数字锁相环的设
- 基于DSP的全数字交流伺服驱动器的设
- 直流无刷电机双闭环调速系统1-电流环
- 直流无刷电机双闭环调速系统1-电流环
- MASH 1-1-1 全数字算法实现
- 全数字锁相环及其数控振荡器的FPGA设
- zw_伺服电机(电流环速度环位置环)
- FPGA实现PLL全数字锁相环
- T型三电平单电流闭环并网逆变器
- 基于TMS320F28335的全数字锁相环的设计
- 伺服电机(电流环速度环位置环)
- 永磁同步电机速度环、电流环PI控制
- 基于DSP和电流环的锅炉温度控制系统
- SPWM控制全数字单相变频器设计实现
- 基于TMS320LF2407A的全数字单相变频器的
- 基于DSP芯片TMS320LF2407A的全数字单相变
评论
共有 条评论