资源简介
一. 设计内容:
1、 准确计时,以数字形式显示时、分、秒的时间;
2、 小时计时要求“24翻1”,分和秒的计时为60进制。
3、 可手动较正:能进行时、分、秒的时间校正,只要将开关置于手动位置,可对时、分、秒进行手动脉冲输入调整或连续脉冲输入的校正。
4、 整点报时:整点报时电路要求在每个整点前鸣叫5次低音(500HZ),整点时再鸣叫1次高音(1000HZ)。
5、 其他功能(任选)
二、设计要求:
1、思路清晰,给出整体设计框图和总电路图;
2、单元电路设计,给出具体设计思路和电路;
3、写出设计报告;
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 1214803 2011-12-26 12:06 李国文3(最终版).ms11
文件 825856 2011-12-26 19:47 李国文—多功能数字钟电路.doc
文件 213852 2011-12-26 13:08 无标题.png
文件 358869 2011-12-22 01:15 20111222.jpg
----------- --------- ---------- ----- ----
2613380 4
----------- --------- ---------- ----- ----
文件 1214803 2011-12-26 12:06 李国文3(最终版).ms11
文件 825856 2011-12-26 19:47 李国文—多功能数字钟电路.doc
文件 213852 2011-12-26 13:08 无标题.png
文件 358869 2011-12-22 01:15 20111222.jpg
----------- --------- ---------- ----- ----
2613380 4
- 上一篇:数字电路数字显示温度计制作所需元器件
- 下一篇:动态规划算法-代码
相关资源
- 数字钟Multisim仿真
- 基于Multisim的数字电路课程设计 数字
- quartus 7.0 多功能数字钟
- Proteus 仿真 数字钟
- 基于VHDL的多功能数字钟
- 数电课程设计 数字钟 ewb仿真
- 基于FPGA的Verilog HDL语言数字钟
- 数电课程设计:数字钟的设计与制作
- Verilog 数字钟与汽车尾灯
- 简易频率计数电课程设计
- C51万年历设计LCD1602.rar
- FPGA实现秒表
- 基于VHDL的数字钟DE2开发板
- 多功能电子数字钟的设计报告
- 东北大学EDA数字钟课程设计vhdl
- 基于FPGA的数字钟设计报告
- 数电课程设计四人抢答器
- 数字钟全部代码以及仿真文件
- 数电课程设计60秒倒计时仿真
- EWB数字时钟数字钟课程设计ewb
- 带时校功能的数字闹钟 数电课程设计
- 多功能数字钟设计,课程设计报告
- 数电课程设计多功能数字钟
- 数电课程设计《数字式电容测量仪》
- 数电课程设计家用风扇控制器
- 数电课程设计电子秒表
- 数字逻辑课程设计数字钟的设计
- 数字钟设计报告,以24小时位一个周期
- 基于EWB的多功能数字钟设计与实现
- cpld多功能,数字钟时钟,电赛,电子
评论
共有 条评论