资源简介
1)设计制作一个可容纳四组参赛的数字式抢答器,每组设置一个抢答按钮供 抢答时使用,且电路具有第一抢答信号的鉴别和锁存功能。
2)在主持人将系统复位并发出抢答指令后,用数码管显示第一抢答组别且该组别对应指示灯亮,同时电路应具有自锁功能,使别的抢答开关不起作用。
3)设置计分(含加分与扣分)电路。
代码片段和文件信息
- 上一篇:省市县excel三级联动.xlsx
- 下一篇:大规模MIMO
相关资源
- multisim仿真四路抢答器
- 单片机16路抢答器有仿真
- VHDL八人抢答器设计
- 四路智能抢答器设计.rar
- 四人抢答器 数字电路课程设计报告
- 数字单片机八位抢答器
- 四路竞赛抢答器数字逻辑课程设计
- EDA课程设计六路抢答器
- EDA 抢答器 课设报告
- 四路智力竞赛抢答器
- 电子专业课程设计—八路抢答器的设
- 基于FPGA的抢答器设计
- 基于 Altera FPGA 的多路抢答器
- 六路智力抢答器电路原理图及开题报
- 四人智力竞赛抢答器完整课程设计
- 课程设计--简易心电图仪设计
- 4人抢答器数字电路设计仿真技术文档
- eda实训抢答器
- 北邮 模电实验 OTL功率放大设计仿真报
- 8255制作de八路抢答器
- EDA课程设计四路抢答器包含完整工程
- 四人抢答器课程设计报告
- 四路智力竞赛抢答器设计报告
- PLC六路抢答器设计
- 四人抢答器实验报告
- 数电课程设计四人抢答器
- 基于89c51的八路抢答器
- 倒计时带报警八路抢答器.rar
- 用Quartus II写的8路抢答器电路
- 8名选手比赛的数字抢答器和multisim仿
评论
共有 条评论