资源简介
和基于ASIC(专用集成电路)的时钟电路相比,基于FPGA(现场可编程门阵列)的时钟电路有其自身的特点。FPGA一般提供其专用时钟资源搭建时钟电路,相应的综合工具也能够自动使用这些资源,但是针对于门控时钟和时钟分频电路,如果直接使用综合工具自动处理的结果,会造成较大的时钟偏差。通过合理使用DCM(数字时钟管理单元)和BUFGMUX(全局时钟选择缓冲器)等FPGA的特殊资源,手动搭建时钟电路,可以尽可能地减少时钟偏差对电路时序的影响。
代码片段和文件信息
相关资源
- 基于fpga的数字钟设计30933
- 基于FPGA的帧同步的仿真和设计
- 音频信号分析仪的FPGA源码
- 基于FPGA的信号采集和处理
- 夏宇闻-Verilog经典教程.pdf
- FPGA实现连通域图像处理识别算法.ra
- 基于FPGA的数字钟设计
- xilinx xc3s50a开发板原理图
- 基于FPGA数字钟设计
- 基于FPGA的Turbo码编译码器研究与实现
- 基于FPGA太阳能热水器智能控制器的设
- 基于FPGA的等精度数字频率计
- 使用xilinx FPGA实现USB控制的全套资料(
- fpga 伺服电机控制器
- USB CY7C86013 FPGA
- 基于FPGA的汉明码的编码与解码的实现
- 基于DDS和FPGA的函数信号发生器设计
- 基于FPGA的PS2接口设计.pdf
- 基于FPGA的数字锁相环设计
- 基于FPGA的频率计的设计
- ADDA等一些芯片的verilog程序
- spi通信 (FPGA和单片机的通信模块)
- FPGA部分动态重配置教程
- fpga pcb图和原理图
- [2010] Hardware Acceleration of EDA Algorithms
- fpga集合 VHDL语言描述
- FPGA 音乐播放器实现
- 基于FPGA的八音符简易音乐播放器
- 解决LOAD DLL (TERASIC_JTAG_DRIVE.dll) FA
- FPGA流水线个人总结
评论
共有 条评论