资源简介
为实现对水声信号的多通道同步采集并存储,提出了一种基于FPGA的多通道信号同步采集、高速大容量实时存储的系统设计方案,并完成系统的软硬件设计。该系统的硬件部分采用模块化设计,通过FPGA丰富的外围接口实现模块间的数据交互,软件部分采用Verilog HDL硬件描述语言进行编程,能够灵活的实现信号的采集及存储。
代码片段和文件信息
- 上一篇:FPGA在语音存储与回放系统中的应用
- 下一篇:采用FPGA语音识别系统电路设计
相关资源
- 采用FPGA语音识别系统电路设计
- FPGA在语音存储与回放系统中的应用
- FPGA 设计当中的功耗问题
- 基于FPGA的UART通信接口电路设计
- 零基础学FPGA十二对于初学者一篇很不
- 基于门禁系统智能视频监控电路设计
- 基于FPGA的微流控芯片电泳控制系统设
- FPGA 串口通信RS232
- FPGA在多串口读数系统中的应用
- 基于多DSP与FPGA的实时图像处理系统设
- 基于 DSP Builder的FIR滤波器设计与实现
- 基于FPGA和CAN总线的智能矿井电流保护
- 基于FPGA的CAN总线控制器SJA1000软核的设
- 基于FPGA的CAN总线通信接口的设计
- 基于FPGA实现贪吃蛇并通过VGA显示出来
- 基于FPGA的RFID读写器设计
- AD9520 Verilog
- 深入理解FPGA核STM32之间的FSMC通信
- STM32通过FSMC与FPGA通信
- STM32开发板FSMC读写FPGA程序
- FPGA学习经验分享,技术牛人精髓
- 黑金FPGA AX309.txt
- 基于FPGA的步进电机控制器的开发与研
- 基于FPGA的高速实时数据采集系统设计
- 基于FPGA的液晶屏触摸控制IP核设计
- 基于Xilinx FPGA SOPC的TFT-LCD 控制器设计
- Avalon总线SHT11的自定义IP核的开发
- 基于SJA1000 IP核的CAN总线通信系统
- Verilog SOPC高级实验教程 -夏宇闻-带书
- 基于 ZYNQ 7020 的 FPGA + ARM 开发
评论
共有 条评论