资源简介
分析了CAN总线控制器的工作原理,以SJA1000为模型,提出基于SOPC技术的CAN总线控制器的设计方案,并完成SJA1000 IP核的设计;完成了在Altcra的Cyclone III型FPGA芯片上集成微处理器核、SJA1000 IP核、数据RAM、程序ROM为一体的完整CAN总线通信系统的设计。实验结果验证了SJA1000 IP核设计方案的合理性。
代码片段和文件信息
相关资源
- UART IP核(verilog代码及说明文档)
- 基于CAN总线的多点温度采集与显示系
- altera公司IP核使用手册
- MC8051_IP核实验教程_part1
- labview编写的can总线调试上位机源码
- altera 官方 IP核
- ZedBoard-自定义IP核实现+PS成功调用【详
- 基于CAN总线的温度采集系统
- Quartus II 18.0 视频图像处理IP核的使用
- AXI_Quad_spi的Ip核使用.docx
- xilinx 的rom ip核使用方法
- 手把手教你学CAN总线 来清民2010 书签
- FPGA与SOPC设计教程:DE2实践+光盘案例
- FPGA与SOPC设计教程:DE2实践
- 硬件FFT--IP核使用 ALTERA--DE2亲自编写
- FPGA数字信号处理九Vivado FFT IP核实现
- 基于QT开发CAN总线上位机
- 课程设计-CAN总线数据通信系统的设计
- 汽车can总线系统原理设计与应用
- 基于CAN总线的汽车网络与功能自动化
- 开源软核处理器OPENRISC的SOPC设计
- Verilog SOPC高级实验教程 -夏宇闻-带书
- 基于STM32F4的US100超声波传感器测距
- 周立功can总线学习资料
- 基于niosⅡ和嵌入式sopc系统设计与ve
- CAN总线嵌入式开发 从入门到实战 第
- sopc中4×4矩阵键盘的实现
- STM32F103C8T6 CAN总线 RS485 RS232 源代码
- Verilog SOPC高级实验教程
- Altera 乘法器 IP核 Modelsim仿真
评论
共有 条评论