资源简介
odule GPS
(
//////////////////// Clock Input ////////////////////
CLOCK_24, // 24 MHz
CLOCK_27, // 27 MHz
CLOCK_50, // 50 MHz
EXT_CLOCK, // External Clock
//////////////////// Push Button ////////////////////
KEY, // Pushbutton[3:0]
//////////////////// DPDT Switch ////////////////////
SW, // Toggle Switch[9:0]
//////////////////// 7-SEG Dispaly ////////////////////
HEX0, // Seven Segment Digit 0
HEX1, // Seven Segment Digit 1
HEX2, // Seven Segment Digit 2
HEX3, // Seven Segment Digit 3
//////////////////////// LED ////////////////////////
LEDG, // LED Green[7:0]
LEDR, // LED Red[9:0]
//////////////////////// UART ////////////////////////
UART_TXD, // UART Transmitter
UART_RXD, // UART Receiver
///////////////////// SDRAM Interface ////////////////
DRAM_DQ, // SDRAM Data bus 16 Bits
DRAM_ADDR, // SDRAM Address bus 12 Bits
DRAM_LDQM, // SDRAM Low-byte Data Mask
DRAM_UDQM, // SDRAM High-byte Data Mask
DRAM_WE_N, // SDRAM Write Enable
DRAM_CAS_N, // SDRAM Column Address Strobe
DRAM_RAS_N, // SDRAM Row Address Strobe
DRAM_CS_N, // SDRAM Chip Select
DRAM_BA_0, // SDRAM Bank Address 0
DRAM_BA_1, // SDRAM Bank Address 0
DRAM_CLK, // SDRAM Clock
DRAM_CKE, // SDRAM Clock Enable
//////////////////// Flash Interface ////////////////
FL_DQ, // FLASH Data bus 8 Bits
FL_ADDR, // FLASH Address bus 22 Bits
FL_WE_N, // FLASH Write Enable
FL_RST_N, // FLASH Reset
FL_OE_N, // FLASH Output Enable
FL_CE_N, // FLASH Chip Enable
//////////////////// SRAM Interface ////////////////
SRAM_DQ, // SRAM Data bus 16 Bits
SRAM_ADDR, // SRAM Address bus 18 Bits
SRAM_UB_N, // SRAM High-byte Data Mask
SRAM_LB_N, // SRAM Low-byte Data Mask
SRAM_WE_N, // SRAM Write Enable
SRAM_CE_N, // SRAM Chip En
代码片段和文件信息
- 上一篇:太阳能充电器硬件部分
- 下一篇:QQ精准数据库53个分类-3500万号码
相关资源
- 基于FPGA的音频输出
- gps模拟信号软件
- 一种基于FPGA的数字秒表设计方法
- FPGA常用通信总线IIC Verilog代码
- FPGA USB 2.0 IP核工程
- FPGA 键盘实现
- 简单乘法器和除法器的FPGA设计
- 改进的Booth算法单精度浮点乘法器源码
- DMD驱动板设计/FPGA
- log2and10.sv
- 基于MIPS架构的单周期CPU设计
- fpga电子密码锁开题报告
- ad采样 Verilog
- 基于FPGA的红外图像处理系统设计_谢越
- FPGA的直方图均衡化Verilog代码
- FPGA实现AES256位加密算法和解密算法
- FPGA DAC902驱动程序 工程文件
- 基于FPGA的12864液晶显示 VHDL
- 《无线通信FPGA设计》书的源代码
- U-blox的GPS单芯片解决方案参考原理图
- 基于FPGA的PCI接口设计
- 基于FPGA的led8*8点阵滚动显示
- FPGA\\基于FPGA的温度检测和PWM风冷系统
- 通过GPS广播星历计算卫星坐标
- 基于FPGA的采用等精度测频原理的频率
- 基于FPGA的多进制数字频率调制(MFS
- 基于FPGA的多进制数字振幅调制MASK系统
- 基于FPGA的二进制振幅键控ASK调制器与
- GPS 模块测试
- 采用PCM编码原理及FPGA编程技术实现
评论
共有 条评论