资源简介
(1)设计一个能自动计时的电子钟,利用数码管分别显示当前的小时,分钟, 秒。 (2)可以通过按键对当前小时、分钟进行调整设置。 (3)在调节当前时间的模式下,短按可实现加法,当长按调节分钟的按键两 秒以上时可实现快速连加(每秒四次加一)。 (4)具备闹钟功能,可通过按键设定闹钟时间,当当前时间到达闹钟设定时 间时,LED 按照预设花型闪烁,并播放闹铃音乐。 (5)具备整点报时功能,当当前时间为整点时,LED 组闪烁,并播放整点 报时音乐。 (6)具备秒表功能,启动秒表功能时,通过 switch 来开始秒表的计时。 (7)具备 LCD 显示功能,LCD 除开启菜单时显示菜单外,一直与数码管显 示同步变化,在显示闹钟设置时间、秒表计时等的同时显示当前功能名称。在显 示当前时间时,同步显示当前日期。 (8)具有日期设置功能,在 LCD 上显示当前时间时,同步显示日期。日期 可通过按键调节,有增加和减少两种调节方式,且对闰年的二月有特殊处理。
代码片段和文件信息
- 上一篇:大学生创业课程 商业计划书作业
- 下一篇:stm32f103zet6液晶显示实验
相关资源
- 基于MIPS指令集的32位CPU设计与Verilog语
- Verilog FPGA UART串口控制器
- 51单片机多功能自行车测速仪
- gmsk调制在FPGA上实现
- 一个简单的verilog编写的DMA IP CORE,和
- 硬件课程设计—流水灯(quartus软件
- Verilog按键代码
- verilog的PCI源代码,非常详细,顶层模
- CPLD Verilog数字密码锁 源码
- 数字电子技术 多功能数字钟
- 全自动多功能编码转换工具(URLASCI
- verilog 实现任意分频方法
- DE2模拟的交通红绿灯
- SPI Master 的Verilog源代码
- 矿用多功能网关通信接口设计
- 矿用多功能WiFi信号转换器的设计
- CS1.6 透视自瞄多功能 开源.e
- 基于VGA的Flappy Bird的Verilog实现(源码
- 数字钟
- Verilog的135个经典设计
- verilog 4×4矩阵键盘
- Quartus EDA交通灯控制电路的设计实训报
- FPGA按键消抖
- 用Verilog语言写的CPLD和MCU通讯的SPI接口
- ARM9指令cache的verilog代码
- SW6124.rar
- ddr_verilog
-
如何为畅学多功能实验箱安装Jli
n - FPGA实现单极性SPWM调制
- uart_tx.zip
评论
共有 条评论