资源简介
(1)设计一个能自动计时的电子钟,利用数码管分别显示当前的小时,分钟, 秒。 (2)可以通过按键对当前小时、分钟进行调整设置。 (3)在调节当前时间的模式下,短按可实现加法,当长按调节分钟的按键两 秒以上时可实现快速连加(每秒四次加一)。 (4)具备闹钟功能,可通过按键设定闹钟时间,当当前时间到达闹钟设定时 间时,LED 按照预设花型闪烁,并播放闹铃音乐。 (5)具备整点报时功能,当当前时间为整点时,LED 组闪烁,并播放整点 报时音乐。 (6)具备秒表功能,启动秒表功能时,通过 switch 来开始秒表的计时。 (7)具备 LCD 显示功能,LCD 除开启菜单时显示菜单外,一直与数码管显 示同步变化,在显示闹钟设置时间、秒表计时等的同时显示当前功能名称。在显 示当前时间时,同步显示当前日期。 (8)具有日期设置功能,在 LCD 上显示当前时间时,同步显示日期。日期 可通过按键调节,有增加和减少两种调节方式,且对闰年的二月有特殊处理。
代码片段和文件信息
- 上一篇:大学生创业课程 商业计划书作业
- 下一篇:stm32f103zet6液晶显示实验
相关资源
- FPGA读写 IS61LV25616AL的verilog程序
- FPGA多功能数字电子钟
- 浮点运算单元(Verilog)
- 基于LCD12864的verilog代码
- 四位串行进位加法器
- FPGA实现的联通区识别算法Verilog源代码
- 基于Verilog的低功耗矩阵键盘扫描设计
- 用FPGA实现16位矩阵键盘键值在数码管
- 奇偶分频器设计源码及testbench
- 基于verilog的CMI编码实现
- 基于Verilog的FPGA步进电机控制
- Verilog HDL实现洗衣机功能
- MAC芯片LAN91C111 verilog源码
- DDS信号发生器详细教程和verilog代码
- 十字路口的交通灯控制 Verilog代码详细
- verilog语言实现电子琴
- 基于FPGAVerilog HDL16*16点阵显示字符
- 基于QuartusII的交通灯设计EDA实验(V
- FPGA常用通信总线IIC Verilog代码
- SHA-3 verilogHDL实现
- 改进的Booth算法单精度浮点乘法器源码
- log2and10.sv
- MIPS五级流水线的verilog实现
- ad采样 Verilog
- FPGA的直方图均衡化Verilog代码
- 电梯的verilog代码
- VERILOG实现的4位 ALU 模块实现 5种运算
- I2C slaver 从机 Verilog代码实现
- H.264解码器verilog源代码
- 病房床位呼叫器设计+数电课程设计
评论
共有 条评论