资源简介
用VERILOG HDL语言设计频率为1HZ的交通灯,分为主干道、辅干道,分别有红、绿、黄、左转灯、黄灯循环显示,各灯显示时间不同。
代码片段和文件信息
相关资源
- FPGA的TLC5615驱动程序--用VHDL语言实现
- 常用低速接口verilog代码Uart/SPI/I2C等
- VHDl AD转换
- sobel的verilog实现
- verilog101序列检测器
- 基于FPGA硬件Verilog语言的FPGA根算法实
- VHDL课程设计--数字秒表
- 基于FPGA的通用FIR滤波器的VHDL源代码
- 基于FPGA的VHDL语言的PWM波发生
- 交通灯控制系统
- 锁相环verilog代码
- 时钟设计Verilog文件
- i2c 的 verilog 实现 , 可用
- 洗衣机控制器设计(VHDL)
- 点阵汉字显示(VHDL描述
- 用verilog编写的fir滤波器程序
- 交通灯控制器交通灯控制器
- FM24CL04B Verilog 代码
- 简单CPU verilog实现
- 用VHDL语言编写的EDA设计程序实现7人表
- DES加密算法的verilog程序
- H264 verilog 源码
- IIR数字滤波器的verilog实现
- 8位verilog乘法器
- 8层电梯运行VHDL程序
- 国密SM4算法Verilog实现
- I2C Slave Verilog
- 基于MIPS32位的ALU设计
- farrow滤波器的verilog语言设计实现
- irun User Guide.pdf
评论
共有 条评论