资源简介
本模块实现高低电平噪声滤波功能,即将高电平和低电平持续时间低于阈值的脉冲都滤除。
程序首先滤除高电平噪声,而后滤除低电平噪声。
输出脉冲与输入脉冲间有两个阈值长短的时间延迟。
程序中时钟为1MHz,阈值FilterThreshold为100us,可根据实际情况进行设置。
程序中高低电平的阈值取的一样,可分别设置。
敬请注意,由于时延影响,若FilterThreshold为100,则低于101的都被滤除,大于等于102的才能通过。
代码片段和文件信息
相关资源
- Verilog版本的SPI程序
- 利用verilog来实现四位数码管0到9的循
- labview图像处理,卷积,线性,相关滤
- verilog多功能数字钟
- 低通滤波器参数计算器
- verilog hdl常用算法135例
- 哈工大 EDA课程设计 verilog编程 数字秒
- 分数阶控制设计和分数阶低通滤波器
- verilog汽车尾灯
- 自平衡小车arduino+mpu6050+卡尔曼滤波
- 32位浮点数加法器verilog
- 使用Verilog 写 RISC CPU 资料和代码
- FPGA、Verilog浮点计算加减乘除
- HIS影像融合与高通滤波影像融合的代
- verilog微波炉定时器设计
- 50HZ陷波器的C程序源码.
- sublime verilog插件
- 使用Verilog实现RAM的构造并读写数据
- SPI经典IP内核verilog
- 恒模滤波算法针对4QAM
- AES加密模块verilog代码
- 多相滤波器的实现
- 使用Verilog设计CPU
- 曼彻斯特编码的verilog实现
- 二值化verilog代码
- Verilog 控制12864
- 基于verilog的步进电机驱动
- mpu6050卡尔曼滤波器程序
- 基于verilog的串口实现
- 这是Pcl1.8教程,读取P点,获取PCD,滤
评论
共有 条评论