资源简介
通过简单的逻辑芯片实现数字时钟,并且使用Altium Designer绘制原理图并仿真,以及印制PCB电路板。电路设计要点在于用555芯片连接成输出一秒的多谐振荡器用于时钟的秒脉冲,用74LS90(10进制计数器)74LS192(4位二进制计数器)等连接成60和12进制的计数器,再通过七段数码管显示。
代码片段和文件信息
相关资源
- 数字钟Multisim仿真
- 基于Multisim的数字电路课程设计 数字
- quartus 7.0 多功能数字钟
- Proteus 仿真 数字钟
- 基于VHDL的多功能数字钟
- 数电课程设计 数字钟 ewb仿真
- 基于FPGA的Verilog HDL语言数字钟
- 数电课程设计:数字钟的设计与制作
- Verilog 数字钟与汽车尾灯
- C51万年历设计LCD1602.rar
- FPGA实现秒表
- 基于VHDL的数字钟DE2开发板
- 多功能电子数字钟的设计报告
- 东北大学EDA数字钟课程设计vhdl
- 基于FPGA的数字钟设计报告
- 多功能数字钟电路--数电课程设计
- 数字钟全部代码以及仿真文件
- EWB数字时钟数字钟课程设计ewb
- 多功能数字钟设计,课程设计报告
- 数电课程设计多功能数字钟
- 数字逻辑课程设计数字钟的设计
- 数字钟设计报告,以24小时位一个周期
- 基于EWB的多功能数字钟设计与实现
- cpld多功能,数字钟时钟,电赛,电子
- verilog编写数字钟
- 单片机-数字时钟课程设计报告
- 数字钟课程设计ewb
- EDA课程设计数字钟带完整报告
- 基于数字逻辑电路的数字钟的设计
- 单片机数字钟程序设计与仿真带校时
评论
共有 条评论