资源简介
用Verilog编写的32位ALU(运算器),具有与、或逻辑运算;加、减算术运算;小于置一,零检测,以及溢出检测等功能。其中加法运算是采用了快速进位链
代码片段和文件信息
相关资源
- 基于MIPS指令集的32位CPU设计与Verilog语
- Verilog FPGA UART串口控制器
- gmsk调制在FPGA上实现
- 一个简单的verilog编写的DMA IP CORE,和
- 硬件课程设计—流水灯(quartus软件
- Verilog按键代码
- verilog的PCI源代码,非常详细,顶层模
- CPLD Verilog数字密码锁 源码
- Cpu-Z检测CPU软件
- 计组实验(ALU的设计)
- verilog 实现任意分频方法
- DE2模拟的交通红绿灯
- SPI Master 的Verilog源代码
- 基于VGA的Flappy Bird的Verilog实现(源码
- 数字钟
- Verilog的135个经典设计
- verilog 4×4矩阵键盘
- Quartus EDA交通灯控制电路的设计实训报
- FPGA按键消抖
- 在回路中由Kaluza-Klein瘦子介导的750
- 完美获取 CPU 的 NUMA节点数、CPU插槽个
- 用Verilog语言写的CPLD和MCU通讯的SPI接口
- ARM9指令cache的verilog代码
- 高通CPU救砖工具刷入完整资料
- Continuum of positive solutions for discrete &
- 大话处理器:处理器基础知识读本高
- ddr_verilog
- on existence and uniqueness of invariant measu
- FPGA实现单极性SPWM调制
- uart_tx.zip
评论
共有 条评论