资源简介
用verilog编写的流水灯程序,内含多个程序,从一个灯点亮到四个灯。新手入门
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 819 2019-03-01 10:25 key led1\prj\db\key_led.(0).cnf.cdb
文件 662 2019-03-01 10:25 key led1\prj\db\key_led.(0).cnf.hdb
文件 89 2019-03-01 17:18 key led1\prj\db\key_led.cbx.xml
文件 5310 2019-03-01 17:18 key led1\prj\db\key_led.cmp.rdb
文件 208 2019-03-01 17:18 key led1\prj\db\key_led.cmp_merge.kpt
文件 140 2019-03-04 19:02 key led1\prj\db\key_led.db_info
文件 111 2019-03-01 17:18 key led1\prj\db\key_led.hier_info
文件 448 2019-03-01 17:18 key led1\prj\db\key_led.hif
文件 163 2019-03-04 19:03 key led1\prj\db\key_led.ipinfo
文件 372 2019-03-01 17:18 key led1\prj\db\key_led.lpc.html
文件 403 2019-03-01 17:18 key led1\prj\db\key_led.lpc.rdb
文件 1060 2019-03-01 17:18 key led1\prj\db\key_led.lpc.txt
文件 129 2019-03-01 17:18 key led1\prj\db\key_led.map.ammdb
文件 574 2019-03-01 17:18 key led1\prj\db\key_led.map.bpm
文件 2182 2019-03-01 17:18 key led1\prj\db\key_led.map.cdb
文件 10194 2019-03-01 17:18 key led1\prj\db\key_led.map.hdb
文件 309 2019-03-01 17:18 key led1\prj\db\key_led.map.kpt
文件 4 2019-03-01 17:18 key led1\prj\db\key_led.map.logdb
文件 9636 2019-03-01 17:18 key led1\prj\db\key_led.map.qmsg
文件 1311 2019-03-01 17:18 key led1\prj\db\key_led.map.rdb
文件 1820 2019-03-01 17:18 key led1\prj\db\key_led.map_bb.cdb
文件 9446 2019-03-01 17:18 key led1\prj\db\key_led.map_bb.hdb
文件 4 2019-03-01 17:18 key led1\prj\db\key_led.map_bb.logdb
文件 10283 2019-03-01 17:18 key led1\prj\db\key_led.pre_map.hdb
文件 246 2019-03-01 17:18 key led1\prj\db\key_led.pti_db_list.ddb
文件 221 2019-03-01 17:18 key led1\prj\db\key_led.root_partition.map.reg_db.cdb
文件 10226 2019-03-01 17:18 key led1\prj\db\key_led.rtlv.hdb
文件 833 2019-03-01 17:18 key led1\prj\db\key_led.rtlv_sg.cdb
文件 204 2019-03-01 17:18 key led1\prj\db\key_led.rtlv_sg_swap.cdb
文件 2075 2019-03-01 17:18 key led1\prj\db\key_led.sgdiff.cdb
............此处省略56个文件信息
----------- --------- ---------- ----- ----
文件 819 2019-03-01 10:25 key led1\prj\db\key_led.(0).cnf.cdb
文件 662 2019-03-01 10:25 key led1\prj\db\key_led.(0).cnf.hdb
文件 89 2019-03-01 17:18 key led1\prj\db\key_led.cbx.xm
文件 5310 2019-03-01 17:18 key led1\prj\db\key_led.cmp.rdb
文件 208 2019-03-01 17:18 key led1\prj\db\key_led.cmp_merge.kpt
文件 140 2019-03-04 19:02 key led1\prj\db\key_led.db_info
文件 111 2019-03-01 17:18 key led1\prj\db\key_led.hier_info
文件 448 2019-03-01 17:18 key led1\prj\db\key_led.hif
文件 163 2019-03-04 19:03 key led1\prj\db\key_led.ipinfo
文件 372 2019-03-01 17:18 key led1\prj\db\key_led.lpc.html
文件 403 2019-03-01 17:18 key led1\prj\db\key_led.lpc.rdb
文件 1060 2019-03-01 17:18 key led1\prj\db\key_led.lpc.txt
文件 129 2019-03-01 17:18 key led1\prj\db\key_led.map.ammdb
文件 574 2019-03-01 17:18 key led1\prj\db\key_led.map.bpm
文件 2182 2019-03-01 17:18 key led1\prj\db\key_led.map.cdb
文件 10194 2019-03-01 17:18 key led1\prj\db\key_led.map.hdb
文件 309 2019-03-01 17:18 key led1\prj\db\key_led.map.kpt
文件 4 2019-03-01 17:18 key led1\prj\db\key_led.map.logdb
文件 9636 2019-03-01 17:18 key led1\prj\db\key_led.map.qmsg
文件 1311 2019-03-01 17:18 key led1\prj\db\key_led.map.rdb
文件 1820 2019-03-01 17:18 key led1\prj\db\key_led.map_bb.cdb
文件 9446 2019-03-01 17:18 key led1\prj\db\key_led.map_bb.hdb
文件 4 2019-03-01 17:18 key led1\prj\db\key_led.map_bb.logdb
文件 10283 2019-03-01 17:18 key led1\prj\db\key_led.pre_map.hdb
文件 246 2019-03-01 17:18 key led1\prj\db\key_led.pti_db_list.ddb
文件 221 2019-03-01 17:18 key led1\prj\db\key_led.root_partition.map.reg_db.cdb
文件 10226 2019-03-01 17:18 key led1\prj\db\key_led.rtlv.hdb
文件 833 2019-03-01 17:18 key led1\prj\db\key_led.rtlv_sg.cdb
文件 204 2019-03-01 17:18 key led1\prj\db\key_led.rtlv_sg_swap.cdb
文件 2075 2019-03-01 17:18 key led1\prj\db\key_led.sgdiff.cdb
............此处省略56个文件信息
相关资源
- 16bit加法器减法器设计.zip
- 基于Verilog二分频的testbench源码
- Verilog HDL 实现的数字下变频(DDC)设
- 利用fpga测量输入信号的频率大小
- 基于ram的简易串口数据收发系统
- 单周期处理器
- 简易电子琴Verilog工程
- AES256verilog代码
- Verilog 代码
- VerilogA教程
- PRESENT密码算法的Verilog实现
- Verilog语言实现CRC校验
- 基于51单片机的花样流水灯(汇编程序
- FPGA串口8位转32位收发数据
- pc串口控制流水灯的程序
- Verilog自顶向下60进制计数FPGA)
- Verilog自顶向下设计24进制计数器FPGA)
- 基于FPGA的密码锁实现
- 论文研究-基于Verilog HDL的有限状态机
- 数字电路设计实验 音乐播放器verilo
- MIPS五级流水线CPU(verilog实现)
- 流水灯/跑马灯设计 verilog实现
- 串口rs232用verilog实现
- 使用verilog以及VHDL编写的将串口数据转
- 常见的乘法器Verilog源代码及仿真结果
- verilog计算器代码
- cordic算法的NCO在FPGA中的实现
- BT1120 Encoder编码器模块Verilog
- AT89c51单片机流水灯
- verilog 实现数字跑表
评论
共有 条评论