资源简介
该代码是基于FPGA的数字示波器的代码,编程语言是verilog,开发环境是Quartus II
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 68 2013-07-03 09:57 shiboqi_altera\.sopc_builder\filters.xml
文件 931 2015-03-25 23:30 shiboqi_altera\ads828.v
文件 615 2013-05-11 20:15 shiboqi_altera\ads828.v.bak
文件 918 2015-03-24 22:48 shiboqi_altera\anjian.v
文件 898 2013-05-06 18:20 shiboqi_altera\anjian.v.bak
文件 14178 2015-03-26 09:28 shiboqi_altera\control.v
文件 11989 2013-07-04 16:14 shiboqi_altera\control.v.bak
文件 1430 2015-03-24 10:49 shiboqi_altera\db\add_sub_3ch.tdf
文件 1576 2013-07-04 15:15 shiboqi_altera\db\add_sub_5ri.tdf
文件 1427 2015-03-24 11:35 shiboqi_altera\db\add_sub_afh.tdf
文件 1432 2015-03-25 23:41 shiboqi_altera\db\add_sub_kgh.tdf
文件 1432 2015-03-24 11:35 shiboqi_altera\db\add_sub_lgh.tdf
文件 1733 2015-03-24 11:35 shiboqi_altera\db\add_sub_lkc.tdf
文件 1878 2015-03-24 11:35 shiboqi_altera\db\add_sub_mkc.tdf
文件 1425 2015-03-24 10:49 shiboqi_altera\db\add_sub_oah.tdf
文件 1432 2015-03-25 23:41 shiboqi_altera\db\add_sub_ogh.tdf
文件 110541 2013-07-03 11:08 shiboqi_altera\db\altsyncram_0hq1.tdf
文件 3707 2015-03-24 10:49 shiboqi_altera\db\altsyncram_0t14.tdf
文件 59237 2013-05-11 20:31 shiboqi_altera\db\altsyncram_2hq1.tdf
文件 3601 2013-05-07 14:20 shiboqi_altera\db\altsyncram_3ss3.tdf
文件 3690 2013-07-03 20:22 shiboqi_altera\db\altsyncram_3vs3.tdf
文件 114033 2013-07-03 10:05 shiboqi_altera\db\altsyncram_4hq1.tdf
文件 15689 2015-03-24 11:34 shiboqi_altera\db\altsyncram_4m31.tdf
文件 45847 2015-03-24 11:34 shiboqi_altera\db\altsyncram_5271.tdf
文件 10919 2015-03-25 11:58 shiboqi_altera\db\altsyncram_5391.tdf
文件 10609 2013-05-12 09:30 shiboqi_altera\db\altsyncram_59a1.tdf
文件 73223 2013-05-12 10:05 shiboqi_altera\db\altsyncram_6hq1.tdf
文件 17947 2013-05-06 19:17 shiboqi_altera\db\altsyncram_79a1.tdf
文件 3609 2013-05-12 09:58 shiboqi_altera\db\altsyncram_7ss3.tdf
文件 61620 2015-03-24 10:49 shiboqi_altera\db\altsyncram_8hq1.tdf
............此处省略3705个文件信息
----------- --------- ---------- ----- ----
文件 68 2013-07-03 09:57 shiboqi_altera\.sopc_builder\filters.xm
文件 931 2015-03-25 23:30 shiboqi_altera\ads828.v
文件 615 2013-05-11 20:15 shiboqi_altera\ads828.v.bak
文件 918 2015-03-24 22:48 shiboqi_altera\anjian.v
文件 898 2013-05-06 18:20 shiboqi_altera\anjian.v.bak
文件 14178 2015-03-26 09:28 shiboqi_altera\control.v
文件 11989 2013-07-04 16:14 shiboqi_altera\control.v.bak
文件 1430 2015-03-24 10:49 shiboqi_altera\db\add_sub_3ch.tdf
文件 1576 2013-07-04 15:15 shiboqi_altera\db\add_sub_5ri.tdf
文件 1427 2015-03-24 11:35 shiboqi_altera\db\add_sub_afh.tdf
文件 1432 2015-03-25 23:41 shiboqi_altera\db\add_sub_kgh.tdf
文件 1432 2015-03-24 11:35 shiboqi_altera\db\add_sub_lgh.tdf
文件 1733 2015-03-24 11:35 shiboqi_altera\db\add_sub_lkc.tdf
文件 1878 2015-03-24 11:35 shiboqi_altera\db\add_sub_mkc.tdf
文件 1425 2015-03-24 10:49 shiboqi_altera\db\add_sub_oah.tdf
文件 1432 2015-03-25 23:41 shiboqi_altera\db\add_sub_ogh.tdf
文件 110541 2013-07-03 11:08 shiboqi_altera\db\altsyncram_0hq1.tdf
文件 3707 2015-03-24 10:49 shiboqi_altera\db\altsyncram_0t14.tdf
文件 59237 2013-05-11 20:31 shiboqi_altera\db\altsyncram_2hq1.tdf
文件 3601 2013-05-07 14:20 shiboqi_altera\db\altsyncram_3ss3.tdf
文件 3690 2013-07-03 20:22 shiboqi_altera\db\altsyncram_3vs3.tdf
文件 114033 2013-07-03 10:05 shiboqi_altera\db\altsyncram_4hq1.tdf
文件 15689 2015-03-24 11:34 shiboqi_altera\db\altsyncram_4m31.tdf
文件 45847 2015-03-24 11:34 shiboqi_altera\db\altsyncram_5271.tdf
文件 10919 2015-03-25 11:58 shiboqi_altera\db\altsyncram_5391.tdf
文件 10609 2013-05-12 09:30 shiboqi_altera\db\altsyncram_59a1.tdf
文件 73223 2013-05-12 10:05 shiboqi_altera\db\altsyncram_6hq1.tdf
文件 17947 2013-05-06 19:17 shiboqi_altera\db\altsyncram_79a1.tdf
文件 3609 2013-05-12 09:58 shiboqi_altera\db\altsyncram_7ss3.tdf
文件 61620 2015-03-24 10:49 shiboqi_altera\db\altsyncram_8hq1.tdf
............此处省略3705个文件信息
- 上一篇:基于FPGA的数字电压表
- 下一篇:NodeJs实战pdf中文 高清+源码
相关资源
- 基于FPGA的数字电压表
- 黑金Sparten6开发板AX309 Verilog教程V3.1
- FPGA黑金AX545/AX516教程
- 基于FPGA的串口发送彩色图片数据至
- 基于Verilog HDL的数字系统应用设计
- Xilinx FPGA MicroBlaze实现串口
- ov5640摄像头图像采集显示系统
- Design Recipes for FPGAs Using Verilog and VHD
- RS485 Verilog通信程序及开发资料
- 基于FPGA的矩阵乘法器
- 《基于Altera FPGA CPLD 的电子系统设计及
- Verilog数字系统设计教程[夏宇闻]第四
- Altera FIFO开发资料
- 无线通信FPGA设计
- FPGA应用开发入门与典型+FPGA的开发流
- 基于Quartus II的数字系统Verilog HDL设计
- ddr3_test3_2019.5.rar
- [从零开始学CPLD和Verilog.HDL编程技术
- Altium DesignerAltera FPGA原理图库与封装库
- 基于Xilinx FPGA的DDR3读写控制模块包含
- fpga cortexm3
- 学习verilog语言,基于ISE系统
- FPGA自学笔记--设计与验证
- Nios II那些事儿(Qsys)
- 手势识别源代码 + 说明文档
- dsi协议FPGA实现
- 数字信号源FPGA
- FPGA MC8051移植 100M频率计设计详细步骤
- VGA显示RGB彩条实验
- 基于Quartus II的FPGA/CPLD 设计扫描版PD
评论
共有 条评论