资源简介
这是一个用户接口格式为framing格式的aurora协议工程,配合博客使用:https://reborn.blog.csdn.net/article/details/106088264
详细分析在博客上。
代码片段和文件信息
/**********************************************************************/
/* ____ ____ */
/* / /\/ / */
/* /___/ \ / */
/* \ \ \/ */
/* \ \ Copyright (c) 2003-2013 Xilinx Inc. */
/* / / All Right Reserved. */
/* /---/ /\ */
/* \ \ / \ */
/* \___\/\___\ */
/**********************************************************************/
#include “iki.h“
#include
#include
#ifdef __GNUC__
#include
#else
#include
#define alloca _alloca
#endif
/**********************************************************************/
/* ____ ____ */
/* / /\/ / */
/* /___/ \ / */
/* \ \ \/ */
/* \ \ Copyright (c) 2003-2013 Xilinx Inc. */
/* / / All Right Reserved. */
/* /---/ /\ */
/* \ \ / \ */
/* \___\/\___\ */
/**********************************************************************/
#include “iki.h“
#include
#include
#ifdef __GNUC__
#include
#else
#include
#define alloca _alloca
#endif
typedef void (*funcp)(char * char *);
extern int main(int char**);
extern void execute_2(char* char *);
extern void execute_3(char* char *);
extern void execute_4(char* char *);
extern void execute_5(char* char *);
extern void execute_6(char* char *);
extern void execute_7(char* char *);
extern void execute_8(char* char *);
extern void execute_9(char* char *);
extern void execute_10(char* char *);
extern void execute_11(char* char *);
extern void execute_115878(char* char *);
extern void execute_115879(char* char *);
extern void execute_115880(char* char *);
extern void vlog_simple_process_execute_0_fast_no_reg_no_agg(char* char* char*);
extern void execute_115889(char* char *);
extern void execute_115890(char* char *);
extern void execute_115891(char* char *);
extern void execute_115892(char* char *);
extern void execute_115893(char* char *);
extern void execute_462966(char* char *);
extern void execute_462967(char* char *);
extern void execute_462968(char* char *);
extern void execute_4
相关资源
- 《深入浅出玩转 FPGA》[吴厚航] [书签
- 直接数字频率合成技术的FPGA实现
- FPGA 图像处理
- 基于Nexys4 DDR的FPGA串口模块,带缓冲
- ZYNQ PL FPGA UART 串口例程
- Aurora Equation数学公式编辑器
- FPGA课程设计,数字时钟,verilog编写
- 基于FPGA的数据采集系统资料齐全,代
- 任意信号发生器FPGA,可调方波,三角
- Altera FPGA/CPLD设计 基础篇(第2版可搜
- 基于AXI4的可编程SOC系统设计
- 《FPGA CPLD设计工具──Xilinx ISE使用详
- cordic算法的仿真及FPGA实现说明
- OV5640_Nexys_Video_CSDN.7z
- ALTERA FPGA/CPLD设计 高级篇(第2版)
- FPGA与SOPC设计教程:DE2实践+光盘案例
- FPGA与SOPC设计教程:DE2实践
- FPGA设计 实战演练(逻辑篇) 光盘
- nexys3板子实验文件
- 高级FPGA设计 结构、实现和优化.pdf
- Xilinx FPGA设计与实践教程
- Miz702 ZYNQ开发教程
- QuartusII软件下的时序约束使用方法
- LCD1602显示 基于nios ii
- 自已写的FPGA使用SPI模式读写FLASH
- FPGA硬件逻辑资源实现UDP协议通信的开
- FPGA基于NIOS II的电子钟设计
- FPGA数字信号处理九Vivado FFT IP核实现
- xilinx FPGA开发实用教程第2版配套光盘
- xilinx ise 9.x fpga cpld设计指南(高清晰
评论
共有 条评论