资源简介
使用Verilog编程实现FPGA生成三角波,可以用作PWM信号的载波信号,开发工具是quartus II 11

代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
目录 0 2017-10-31 16:16 tri_module\
目录 0 2018-05-26 09:40 tri_module\db\
文件 4972 2017-10-31 16:16 tri_module\db\logic_util_heursitic.dat
文件 4878 2017-10-31 15:42 tri_module\db\pll_control_altpll.v
文件 85443 2017-10-31 16:16 tri_module\db\prev_cmp_tri_mod.qmsg
文件 4338 2017-10-31 16:16 tri_module\db\tri_mod.(0).cnf.cdb
文件 1217 2017-10-31 16:16 tri_module\db\tri_mod.(0).cnf.hdb
文件 1938 2017-10-31 15:42 tri_module\db\tri_mod.(1).cnf.cdb
文件 1240 2017-10-31 15:42 tri_module\db\tri_mod.(1).cnf.hdb
文件 1704 2017-10-31 15:42 tri_module\db\tri_mod.(2).cnf.cdb
文件 1014 2017-10-31 15:42 tri_module\db\tri_mod.(2).cnf.hdb
文件 1568 2017-10-31 15:42 tri_module\db\tri_mod.(3).cnf.cdb
文件 987 2017-10-31 15:42 tri_module\db\tri_mod.(3).cnf.hdb
文件 1705 2017-10-31 15:46 tri_module\db\tri_mod.(4).cnf.cdb
文件 1019 2017-10-31 15:46 tri_module\db\tri_mod.(4).cnf.hdb
文件 1705 2017-10-31 15:47 tri_module\db\tri_mod.(5).cnf.cdb
文件 1019 2017-10-31 15:47 tri_module\db\tri_mod.(5).cnf.hdb
文件 1704 2017-10-31 16:02 tri_module\db\tri_mod.(6).cnf.cdb
文件 1019 2017-10-31 16:02 tri_module\db\tri_mod.(6).cnf.hdb
文件 1705 2017-10-31 16:05 tri_module\db\tri_mod.(7).cnf.cdb
文件 1019 2017-10-31 16:05 tri_module\db\tri_mod.(7).cnf.hdb
文件 1705 2017-10-31 16:16 tri_module\db\tri_mod.(8).cnf.cdb
文件 1019 2017-10-31 16:16 tri_module\db\tri_mod.(8).cnf.hdb
文件 375 2017-10-31 16:16 tri_module\db\tri_mod.amm.cdb
文件 2196 2017-10-31 16:16 tri_module\db\tri_mod.asm.qmsg
文件 1333 2017-10-31 16:16 tri_module\db\tri_mod.asm.rdb
文件 7506 2017-10-31 16:16 tri_module\db\tri_mod.asm_labs.ddb
文件 225 2017-10-31 16:16 tri_module\db\tri_mod.cbx.xml
文件 1026 2017-10-31 16:16 tri_module\db\tri_mod.cmp.bpm
文件 14205 2017-10-31 16:16 tri_module\db\tri_mod.cmp.cdb
文件 13352 2017-10-31 16:16 tri_module\db\tri_mod.cmp.hdb
............此处省略184个文件信息
----------- --------- ---------- ----- ----
目录 0 2017-10-31 16:16 tri_module\
目录 0 2018-05-26 09:40 tri_module\db\
文件 4972 2017-10-31 16:16 tri_module\db\logic_util_heursitic.dat
文件 4878 2017-10-31 15:42 tri_module\db\pll_control_altpll.v
文件 85443 2017-10-31 16:16 tri_module\db\prev_cmp_tri_mod.qmsg
文件 4338 2017-10-31 16:16 tri_module\db\tri_mod.(0).cnf.cdb
文件 1217 2017-10-31 16:16 tri_module\db\tri_mod.(0).cnf.hdb
文件 1938 2017-10-31 15:42 tri_module\db\tri_mod.(1).cnf.cdb
文件 1240 2017-10-31 15:42 tri_module\db\tri_mod.(1).cnf.hdb
文件 1704 2017-10-31 15:42 tri_module\db\tri_mod.(2).cnf.cdb
文件 1014 2017-10-31 15:42 tri_module\db\tri_mod.(2).cnf.hdb
文件 1568 2017-10-31 15:42 tri_module\db\tri_mod.(3).cnf.cdb
文件 987 2017-10-31 15:42 tri_module\db\tri_mod.(3).cnf.hdb
文件 1705 2017-10-31 15:46 tri_module\db\tri_mod.(4).cnf.cdb
文件 1019 2017-10-31 15:46 tri_module\db\tri_mod.(4).cnf.hdb
文件 1705 2017-10-31 15:47 tri_module\db\tri_mod.(5).cnf.cdb
文件 1019 2017-10-31 15:47 tri_module\db\tri_mod.(5).cnf.hdb
文件 1704 2017-10-31 16:02 tri_module\db\tri_mod.(6).cnf.cdb
文件 1019 2017-10-31 16:02 tri_module\db\tri_mod.(6).cnf.hdb
文件 1705 2017-10-31 16:05 tri_module\db\tri_mod.(7).cnf.cdb
文件 1019 2017-10-31 16:05 tri_module\db\tri_mod.(7).cnf.hdb
文件 1705 2017-10-31 16:16 tri_module\db\tri_mod.(8).cnf.cdb
文件 1019 2017-10-31 16:16 tri_module\db\tri_mod.(8).cnf.hdb
文件 375 2017-10-31 16:16 tri_module\db\tri_mod.amm.cdb
文件 2196 2017-10-31 16:16 tri_module\db\tri_mod.asm.qmsg
文件 1333 2017-10-31 16:16 tri_module\db\tri_mod.asm.rdb
文件 7506 2017-10-31 16:16 tri_module\db\tri_mod.asm_labs.ddb
文件 225 2017-10-31 16:16 tri_module\db\tri_mod.cbx.xm
文件 1026 2017-10-31 16:16 tri_module\db\tri_mod.cmp.bpm
文件 14205 2017-10-31 16:16 tri_module\db\tri_mod.cmp.cdb
文件 13352 2017-10-31 16:16 tri_module\db\tri_mod.cmp.hdb
............此处省略184个文件信息
相关资源
- FPGA实现PID.v
- 基于FPGA的sdi视频传输工程(k7_sdi_rx
- FPGA彩条显示
- Xilinx-FPGA-引脚功能详细介绍.doc
- 基于xilinx FPGA的PCIe设计实战
- 基于PCIe的FPGA动态配置设计与实现
- 为什么工程师要掌握FPGA开发知识?
- 数字频率合成dds正弦波基于FPGA的DDS产
- 基于MIPS指令集的32位CPU设计与Verilog语
- Verilog FPGA UART串口控制器
- gmsk调制在FPGA上实现
- 一个简单的verilog编写的DMA IP CORE,和
- FPGA在步进电机驱动上的应用实例及代
- 硬件课程设计—流水灯(quartus软件
- Verilog按键代码
- verilog的PCI源代码,非常详细,顶层模
- fpga实现频率测量
- FPGA开发-ChipScope教程
- 红外循迹小车VHDL程序
- CPLD Verilog数字密码锁 源码
- verilog 实现任意分频方法
- 基于FPGA的USB接口设计
- DE2模拟的交通红绿灯
- SPI Master 的Verilog源代码
- 一种抗SEU存储器电路的FPGA设计
- Cyclone 10LP Remote Update Intel FPGA IP 官方工
- nRF24L01无线模块在单片机与FPGA上的应
- 基于FPGA多协议转换网关设计
- 基于VGA的Flappy Bird的Verilog实现(源码
- fpga数字钟
评论
共有 条评论