资源简介
利用Quartus Ⅱ软件进行整体设计,包括电路图连接,仿真分析,除了基本的设计要求外,附加彩铃功能。本次实验作业,指导老师评级:优秀(90)
代码片段和文件信息
- 上一篇:王道数据结构的所有选择题
- 下一篇:基于ROS的机械臂控制系统的设计
相关资源
- FPGADE2-115实验板+VGA显示+键盘控制+Qu
- Verilog数字钟自动计时+手动校时+倒计
- EDA设计——计算器含完整的quartus的完
- 整点报时可调式数字钟的设计与制作
- 数字钟 multisim10文件
- 基于Quartus Ⅱ的FPGACPLD数字系统设计
- 基于VHDL的数字时钟源程序+详细设计报
- 16位数显示报警器-EDA设计
- 基于c51可调数字钟闹钟(整点报时功
- 基于CPLD的数字跑表课程设计
- vhdl数字时钟,音乐闹钟《粉刷匠》,
- 万年历加整点报时
- 用VHDL语言编写的EDA设计程序实现7人表
- 51单片机音乐闹钟程序秒表定时器整点
- EDA/PLD中的数字电子系统的EDA设计方法
- 数字钟的设计电路 包含整点报时 校时
- 音乐发生器及简单电子琴的eda设计
- 汇编语言课设 设计时钟 实现整点报时
- 基于VHDL语言的电子密码锁
- quartusⅡ的基本使用方法组成原理实验
- 经典整点报时语音文件
- 语音整点报时,mp3格式.rar
- 洗衣机-EDA设计
- 12864数字钟附阳历农历温度时钟闹钟时
- 用Multisim实现整点报时数字式可调电子
- 数字石英钟课程设计——具有快速 校
- 基于QuartusⅡ的打地鼠程序
- EDA 检测序列 111
- 基于FPGA的洗衣机设计
- 用可编程逻辑器件FPGA实现组合逻辑电
评论
共有 条评论