资源简介
在校研究生,自己亲手写的,硬件测试过 。
代码片段和文件信息
/**********************************************************************/
/* ____ ____ */
/* / /\/ / */
/* /___/ \ / */
/* \ \ \/ */
/* \ \ Copyright (c) 2003-2009 Xilinx Inc. */
/* / / All Right Reserved. */
/* /---/ /\ */
/* \ \ / \ */
/* \___\/\___\ */
/******************************************************************
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 2049 2013-07-22 15:25 my_qpsk_modulation\coregen.cgc
文件 518 2013-07-22 15:25 my_qpsk_modulation\coregen.cgp
文件 1738 2013-07-22 22:20 my_qpsk_modulation\fuse.log
文件 3259182 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\blk_mem_gen_ds512.pdf
文件 20128 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\coregen.cgc
文件 530 2013-07-22 16:56 my_qpsk_modulation\ipcore_dir\coregen.cgp
文件 1762 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\coregen.log
文件 131 2013-07-22 19:54 my_qpsk_modulation\ipcore_dir\coregen.rsp
文件 114 2013-07-22 19:57 my_qpsk_modulation\ipcore_dir\qpsk.coe
文件 426 2013-07-22 19:57 my_qpsk_modulation\ipcore_dir\rom.asy
文件 19691 2013-07-22 15:31 my_qpsk_modulation\ipcore_dir\rom.cgc
文件 522 2013-07-22 15:31 my_qpsk_modulation\ipcore_dir\rom.cgp
文件 1341 2013-07-22 22:25 my_qpsk_modulation\ipcore_dir\rom.gise
文件 80 2013-07-22 19:57 my_qpsk_modulation\ipcore_dir\rom.mif
文件 0 2013-07-22 17:13 my_qpsk_modulation\ipcore_dir\rom.ncf
文件 10411 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom.ngc
文件 1259 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom.sym
文件 4836 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom.v
文件 3002 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom.veo
文件 5139 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom.vhd
文件 3433 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom.vho
文件 2678 2013-07-22 15:26 my_qpsk_modulation\ipcore_dir\rom.xco
文件 2678 2013-07-22 15:26 my_qpsk_modulation\ipcore_dir\rom.xco.bak
文件 4995 2013-07-22 21:42 my_qpsk_modulation\ipcore_dir\rom.xise
文件 225 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom_flist.txt
文件 2339 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom_readme.txt
文件 3270 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\rom_xmdf.tcl
文件 367 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\_xmsgs\ngcbuild.xmsgs
文件 948 2013-07-22 21:42 my_qpsk_modulation\ipcore_dir\_xmsgs\pn_parser.xmsgs
文件 32338 2013-07-22 19:58 my_qpsk_modulation\ipcore_dir\_xmsgs\xst.xmsgs
............此处省略170个文件信息
- 上一篇:qt 时钟特效动画 翻页 划滑动 翻转
- 下一篇:苏宁易购软件工程师笔试题.pdf
相关资源
- 用Verilog语言写的CPLD和MCU通讯的SPI接口
- ARM9指令cache的verilog代码
- ddr_verilog
- FPGA实现单极性SPWM调制
- uart_tx.zip
- 移动通信实验现代数字调制、解调实
- 基于Verilog的cordic反正切FPGA例程
- SystemVerilog验证测试平台编写指南(中
- 基于Verilog的交通灯设计EDA课程设计
- 数字信号处理的FPGA实现Verilog源码
- verilog硬件描述语言程序设计与实践教
- 使用半分析半仿真的方法进行QPSK系统
- Ultraedit环境下配置verilog语法高亮的字
- 8 位cpu的verilog
- 中值滤波算法Quartus实现
- hdb3的Verilog HDL编码
- ZEDBoard实现OV7725显示Verilog
- 简单CPU的Verilog设计
- 基于verilog的oc8051IP核
- CRC_GEN_CONFIGUABLE.rar
- Notepad Verilog 插件nppVerilog
- AES高级加密算法的verilog语言实现
- FPGA_W5500源码
- AD7689.rar
- 16分频器的Verilog HDL程序源代码
- 10/100/1000M以太网verilog hdl实现源码
- turbo码在高斯信道下和衰弱信道下结合
- 反应计时器设计+毫秒计时器+延时计数
- ad5305控制程序
- 精通Verilog HDL_IC设计核心技术实例详解
评论
共有 条评论