资源简介
北京航空航天大学出版社出版的Verilog 数字系统设计(第二版)的课后题答案 重点 练习 课件
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 699392 2004-08-25 11:14 Verilog夏宇闻 数字系统设计\ppt课件\教程语法细节.ppt
文件 389632 2004-08-25 10:54 Verilog夏宇闻 数字系统设计\ppt课件\教程逻辑部分.ppt
目录 0 2010-10-07 10:33 Verilog夏宇闻 数字系统设计\ppt课件
文件 45568 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第10章例题.doc
文件 29184 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第11章例题.doc
文件 50688 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第12章例题.doc
文件 67584 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第13章例题.doc
文件 62976 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第14章例题.doc
文件 69120 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第15章例题.doc
文件 62 2004-10-13 15:52 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\addr.dat
文件 61 2004-10-13 15:52 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\data.dat
文件 5246 2004-10-13 12:15 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\eeprom.v
文件 17408 2004-10-14 16:00 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\eeprom_wr.v
文件 3917 2004-10-13 17:00 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\signal.v
文件 1153 2004-10-14 15:58 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\top.v
目录 0 2006-04-15 17:53 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign
目录 0 2006-04-15 17:53 Verilog夏宇闻 数字系统设计\例题\第16章例题
文件 94720 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第16章例题.doc
文件 350 2004-10-13 11:17 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\accum.v
文件 507 2004-10-13 11:29 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\addr_decode.v
文件 345 2004-10-13 11:35 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\adr.v
文件 846 2004-10-13 11:37 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\alu.v
文件 2822 2004-10-13 11:16 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\clk_gen.v
文件 493 2004-10-13 11:19 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\counter.v
文件 2251 2004-10-13 11:46 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\cpu.v
文件 6720 2004-10-13 11:42 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\cputop.v
文件 307 2004-10-13 11:44 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\datactl.v
文件 3884 2004-10-13 11:39 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\machine.v
文件 351 2004-10-13 11:19 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\machinectl.v
文件 336 2004-10-13 11:30 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\ram.v
............此处省略28个文件信息
----------- --------- ---------- ----- ----
文件 699392 2004-08-25 11:14 Verilog夏宇闻 数字系统设计\ppt课件\教程语法细节.ppt
文件 389632 2004-08-25 10:54 Verilog夏宇闻 数字系统设计\ppt课件\教程逻辑部分.ppt
目录 0 2010-10-07 10:33 Verilog夏宇闻 数字系统设计\ppt课件
文件 45568 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第10章例题.doc
文件 29184 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第11章例题.doc
文件 50688 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第12章例题.doc
文件 67584 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第13章例题.doc
文件 62976 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第14章例题.doc
文件 69120 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第15章例题.doc
文件 62 2004-10-13 15:52 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\addr.dat
文件 61 2004-10-13 15:52 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\data.dat
文件 5246 2004-10-13 12:15 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\eeprom.v
文件 17408 2004-10-14 16:00 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\eeprom_wr.v
文件 3917 2004-10-13 17:00 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\signal.v
文件 1153 2004-10-14 15:58 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign\top.v
目录 0 2006-04-15 17:53 Verilog夏宇闻 数字系统设计\例题\第16章例题\I2Cdesign
目录 0 2006-04-15 17:53 Verilog夏宇闻 数字系统设计\例题\第16章例题
文件 94720 2010-11-14 13:48 Verilog夏宇闻 数字系统设计\例题\第16章例题.doc
文件 350 2004-10-13 11:17 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\accum.v
文件 507 2004-10-13 11:29 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\addr_decode.v
文件 345 2004-10-13 11:35 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\adr.v
文件 846 2004-10-13 11:37 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\alu.v
文件 2822 2004-10-13 11:16 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\clk_gen.v
文件 493 2004-10-13 11:19 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\counter.v
文件 2251 2004-10-13 11:46 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\cpu.v
文件 6720 2004-10-13 11:42 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\cputop.v
文件 307 2004-10-13 11:44 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\datactl.v
文件 3884 2004-10-13 11:39 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\machine.v
文件 351 2004-10-13 11:19 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\machinectl.v
文件 336 2004-10-13 11:30 Verilog夏宇闻 数字系统设计\例题\第17章例题\RiscCpu\ram.v
............此处省略28个文件信息
相关资源
- 《计算机原理与设计:Verilog HDL版》-李
- 华为 Verilog_HDL_三套教程
- Verilog 编写基于SRAM 的代码
-
Altera公司的Verilog Coding st
yle - Notepad++下Verilog自动完成的配置文件
- Verilog8b10b编码
- Master SPI的Verilog源代码(包括文档 测
- Verilog ADV7123的PAL D控制信号
- 基于FPGA cyclone II 的LCD显示verilog代码
- 占空比,幅值和步进可调的DDS输出,
- 32位进位选择加法器
- [traffic]设计并实现一十字路口的红、
- FPGA直接驱动LCD12864的Verilog程序
- Verilog HDL 矩阵键盘扫描
- verilog一维DCT算法程序
- 北航计组代码四p5--Verilog流水线
- 北航计组实验代码五p6--Verilog流水线
- spi flash verilog simulation model仿真模型
- 高速缓存(Cache)的Verilog代码
- ad7705verilog程序
- 华为FPGA设计规范Verilog_HDL
- 用Verilog写的等效采样程序
- verilog-XL操作手册
- verilog 交通灯
- 基于FPGA的Verilog HDL语言数字钟
- fpga flash control verilog
- Verilog 数字钟与汽车尾灯
- CAN驱动器-MCP2515-接口程序-Verilog
- Verilog语言编写的VGA显示-俄罗斯方块
- verilog控制AD7706程序
评论
共有 条评论