资源简介
华中科技大学实验一、实验名称
系列二进制加法器设计。
二、实验目的
采用传统电路的设计方法,对4种二进制加法器进行设计,并利用工具软件logisim的虚拟仿真功能来检查电路设计是否达到要求。
通过以上实验的设计、仿真、验证3个训练过程使同学们掌握传统逻辑电路的设计、仿真、调试的方法。
实验二
一、实验名称
小型实验室门禁系统设计。
二、实验目的
采用传统电路的设计方法,对一个“设计场景”进行逻辑电路的设计,并利用工具软件logisim的虚拟仿真来检查这个小型实验室门禁系统的设计是否达到要求。
代码片段和文件信息
相关资源
- Logisim汉化版附汉化说明
- LogiSim用户手册中文.pdf
- logisim全套资源
- logisim汉化版
- 计算机组成大作业 logisim单周期设计
- MIPS CPU设计、理想指令流水线设计
- 华中科技大学组成原理实验
- logisim单周期CPU283100
- logisim搭建32位单周期CPU
- logisim画CPU:8位可控加减法电路设计
- Logisim单周期CPU 通过测试
- Logisim单周期CPU
- 基于logisim的五段流水线设计
- 数字逻辑课设:数字时钟logisim文件
- 华中科技大学计算机组成原理实验(
- 北航计组P0-Logisim简单部件与状态机
- Logisim单周期CPU Logisim单周期CPU 已通过
- Mips1.circ
- 华中科技大学 MIPS_CPU 实现了动态分支
- 计算机模型.circ
- Logisim运动码表设计
- 北航计组实验代码和电路二Logisim单周
- 北航计组实验二p3--Logisim单周期
- Logisim入门实验 实验一
- designv2.circ
- Logisim Mips单周期处理器
- 华中科技大学计算机组成原理实验二
- 组原课设 5段流水线CPU
- educoder数据实验表示.circ
- 华中科技大学 计算机组成原理课程设
评论
共有 条评论