资源简介
本设计是利用 VHDL 硬件描述语言设计 CRC 发生器和校验器 。12 位信息加 5 位 CRC 校验码发送 、 接收 ,由两个模块组成 ,CRC 校验生成模块 ( 发送) 和 CRC校验检错模块 ( 接收) ,采用输入,输出都为并行的 CRC校验 生 成 方 式 。产 生 此 CRC 码 可 利 用 Peterson 和Brown 提出的移位寄存器电路实现 。初始时置各寄存器为 0 ,信息位串从高位起逐位输入电路 ,每送入一位就进行一次异或操作和循环移位 ,由于信息位串为 12 位 ,所以经过 12 次操作后 ,4 个寄存器中的值就是冗余位 。
代码片段和文件信息
相关资源
- 右键属性文件校验插件可同时生成十
- delphi 版CRC校验程序
- CRC校验小工具
- CRC_GEN_CONFIGUABLE.rar
- OpcRcw.Ae.dll OpcRcw.Batch.dll OpcRcw.Comn.dll
- RS232串口CRC程序
- SD卡CRC7计算器
- CRC-CCITT校验工具
- CRC Standard Mathematical Tables and Formulae (
- SFCipher加解密工具
- CRC(bin文件)计算工具
- 基于FPGA的串行通信实现与CRC校验 毕
- 加密解密算法工具集
- CRC.zip
- RS485串口调试案例带CRC校检
- CRC校验,高位在前,低位在后.zip
- CRC串行和并行的算法及硬件实现详解
- CRC计算工具V3.1.4-64
- HDLC大全(协议、CRC校验、FPGA和DSP实现
- Verilog编写CRC5校验码,带modelsim仿真,
- 并行CRC16CRC8哈希碰撞测试的FPGA实现,
- STM32F407上实现Modbus协议,包括多种C
- CRC Handbook of Chemistry and Physics (Inter
- PB CRC16 算法(效验码)
- Statistical Learning with Sparsity_The Lasso a
- QT 串口助手软件加源码,有示波器功
- 最详细易懂的CRC-16校验原理附源程序
- 读取STC单片机ID号,用CRC-ITU算法加密
- Verilog语言实现CRC校验
- 三菱、西门子、欧姆龙、松下PLC、单
评论
共有 条评论