资源简介
基于quartus的FPGA/CPLD数字系统设计实例的源码

代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 423 2010-03-24 21:59 fpga_src\add4.vhdl
文件 1247 2010-04-03 21:28 fpga_src\anyodd_div.vhd
文件 809 2010-03-23 20:20 fpga_src\bcd_decoder.vhdl
文件 500 2010-03-22 22:58 fpga_src\bianma.vhdl
文件 812 2010-03-28 18:43 fpga_src\cnt24.vhdl
文件 407 2010-03-24 21:18 fpga_src\demux.vhdl
文件 783 2010-04-03 21:52 fpga_src\div_half.vhdl
文件 618 2010-03-27 11:25 fpga_src\d_prj.vhdl
文件 1083 2010-04-05 22:17 fpga_src\fifo.vhdl
文件 482 2010-03-29 22:34 fpga_src\jian_cnt.vhdl
文件 843 2010-03-26 20:56 fpga_src\jk.vhdl
文件 901 2010-03-30 22:22 fpga_src\kn_cnt16.vhdl
文件 470 2010-03-31 23:04 fpga_src\latch8_1.vhdl
文件 2108 2010-04-10 16:12 fpga_src\led.vhd
文件 1034 2010-04-06 22:21 fpga_src\lifo.vhd
文件 512 2010-04-02 22:26 fpga_src\maichong.vhdl
文件 597 2010-03-30 22:54 fpga_src\mchange100.vhdl
文件 660 2010-03-23 19:29 fpga_src\mux8.vhdl
文件 416 2010-03-21 14:21 fpga_src\nor_2.vhdl
文件 687 2010-04-01 23:28 fpga_src\piso.vhdl
文件 792 2010-04-04 22:55 fpga_src\ram.vhdl
文件 482 2010-03-31 22:39 fpga_src\reg8_1.vhdl
文件 819 2010-04-04 22:28 fpga_src\rom.vhdl
文件 269 2010-03-25 21:11 fpga_src\rs.vhdl
文件 1650 2010-04-11 16:35 fpga_src\scan_led.vhd
文件 644 2010-04-01 23:02 fpga_src\sipo.vhdl
文件 433 2010-03-24 23:11 fpga_src\sub4.vhdl
文件 567 2010-03-21 16:37 fpga_src\tri_bibuffer.vhdl
文件 353 2010-03-21 16:13 fpga_src\tri_buffer.vhdl
文件 281 2010-03-21 15:22 fpga_src\tri_gate.vhdl
............此处省略9个文件信息
----------- --------- ---------- ----- ----
文件 423 2010-03-24 21:59 fpga_src\add4.vhdl
文件 1247 2010-04-03 21:28 fpga_src\anyodd_div.vhd
文件 809 2010-03-23 20:20 fpga_src\bcd_decoder.vhdl
文件 500 2010-03-22 22:58 fpga_src\bianma.vhdl
文件 812 2010-03-28 18:43 fpga_src\cnt24.vhdl
文件 407 2010-03-24 21:18 fpga_src\demux.vhdl
文件 783 2010-04-03 21:52 fpga_src\div_half.vhdl
文件 618 2010-03-27 11:25 fpga_src\d_prj.vhdl
文件 1083 2010-04-05 22:17 fpga_src\fifo.vhdl
文件 482 2010-03-29 22:34 fpga_src\jian_cnt.vhdl
文件 843 2010-03-26 20:56 fpga_src\jk.vhdl
文件 901 2010-03-30 22:22 fpga_src\kn_cnt16.vhdl
文件 470 2010-03-31 23:04 fpga_src\latch8_1.vhdl
文件 2108 2010-04-10 16:12 fpga_src\led.vhd
文件 1034 2010-04-06 22:21 fpga_src\lifo.vhd
文件 512 2010-04-02 22:26 fpga_src\maichong.vhdl
文件 597 2010-03-30 22:54 fpga_src\mchange100.vhdl
文件 660 2010-03-23 19:29 fpga_src\mux8.vhdl
文件 416 2010-03-21 14:21 fpga_src\nor_2.vhdl
文件 687 2010-04-01 23:28 fpga_src\piso.vhdl
文件 792 2010-04-04 22:55 fpga_src\ram.vhdl
文件 482 2010-03-31 22:39 fpga_src\reg8_1.vhdl
文件 819 2010-04-04 22:28 fpga_src\rom.vhdl
文件 269 2010-03-25 21:11 fpga_src\rs.vhdl
文件 1650 2010-04-11 16:35 fpga_src\scan_led.vhd
文件 644 2010-04-01 23:02 fpga_src\sipo.vhdl
文件 433 2010-03-24 23:11 fpga_src\sub4.vhdl
文件 567 2010-03-21 16:37 fpga_src\tri_bibuffer.vhdl
文件 353 2010-03-21 16:13 fpga_src\tri_buffer.vhdl
文件 281 2010-03-21 15:22 fpga_src\tri_gate.vhdl
............此处省略9个文件信息
- 上一篇:触摸按键IC
- 下一篇:用fpga实现步进电机的控制
相关资源
- 基于quartus II的VHDL数字钟设计
- 基于Quartus II 9.0版本编写的Verilog HDL编
- 基于quartusII的五人表决电路设计
- 基于quartus的HDB3码编码译码
- 基于Quartus II 的dds信号发生器.rar.rar
- 基于quartus的分频器和定时器设计
- 南京理工大学 2018研究生电类综合实验
- 基于Quartus II 的dds信号发生器
- 基于Quartus的简单逻辑cpu
- FPGAUART,基于QUARTusII环境,verilog语言
- 基于quartus的数字频率计DDS设计
- 基于Quartus的FPGA的倒计时器
- 本文档的主要内容详细介绍的是基于
- 基于Quartus Prime Std 18.0的FPGA基础开发流
- 基于Quartus II的数字系统Verilog HDL设计
- 基于Quartus II的FPGA/CPLD 设计扫描版PD
- 基于Quartus II的FPGA/CPLD数字系统设计
- 基于Quartus Ⅱ的FPGACPLD数字系统设计
- 等精度频率计基于quartus ii 平台,用
- 基于Quartus的数字秒表设计
- 基于Quartus2平台实现fsk调制解调
- 基于Quartusii的十字交叉路口三色交通
- 基于Quartus_的运算器的设计与实现
- 基于quartus的m序列产生
- 基于QUARTUS的电子钟设计
- EDA 基于quartus平台制作的步行街自助式
- 基于Quartus的数字钟代码
- 基于quartus II 设计的全加器VHDL,逻辑
- 基于QuartusII的交通灯设计EDA实验(V
- 基于QuartusⅡ的打地鼠程序
评论
共有 条评论