资源简介
采用集成运放和分立元件相结合的方式,利用迟滞比较器电路产生方波信号,以及充分利用差分电路进行电路转换,从而设计出一个能变换出三角波、正弦波、方波的简易信号发生器。通过对电路分析,确定了元件的参数,并利用 Multisim 软件仿真电路的理想输出结果,克服了设计低频信号发生器电路方面存在的技术难题,使得设计的低频信号发生器结构简单,实现方便。该设计可产生低于 10kHz 的各种波形的输出。
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 1218768 2017-01-09 15:24 1-10HZ.ms14
文件 208418 2017-01-10 20:05 100-1kHZ.ms14
文件 919954 2017-01-12 14:17 1K-10KHZ.ms14
----------- --------- ---------- ----- ----
文件 1218768 2017-01-09 15:24 1-10HZ.ms14
文件 208418 2017-01-10 20:05 100-1kHZ.ms14
文件 919954 2017-01-12 14:17 1K-10KHZ.ms14
- 上一篇:IEC61850客户端2015-3-6
- 下一篇:仓库管理系统 UML建模
相关资源
- 基于DDS正弦波信号发生器
- 基于LabVIEW的虚拟函数信号发生器的论
- 基于FPGA信号发生器的设计
- 超级全的用AD9850制作信号发生器的资
- vhdl dds 方波 正弦波 信号发生器
- 基于51单片机的高频函数信号发生器
- fpga课程设计-基于并行AD的信号发生器
- FPGA basys2 信号发生器设计
- 基于VERILOG HDL的信号发生器
- 基于Quartus II 的dds信号发生器.rar.rar
- quartus ii verilog hdl 正弦信号发生器
- 基于dds信号发生器的设计
- 基于fpga的dds信号发生器设计200680
- AD9833信号发生器全
- 北京邮电大学电子电路综合实验报告
- fpga信号发生器正弦波,三角波等
- 信号发生器
- 示波器.rar
- 基于Quartus II 的dds信号发生器
- DDS信号发生器
- 基于stm32f103rc的简易信号发生器
- 基于FPGA的四路信号发生器
- F05/F10/F20型数字合成函数信号发生器
- FPGA函数信号发生器
- 9.4.2基于STM32f103的信号发生器+示波器
- VERILOG入门实验一 基于FPGA DDS正弦信号
- 信号发生器的设计
- EDA实验五 正弦信号发生器的设计
- 函数信号发生器设计 模拟电路
- 多波形信号发生器的设计
评论
共有 条评论