资源简介
The Verilog® Hardware Description Language (Verilog HDL) became an IEEE standard in 1995 as IEEE
Std 1364-1995. It was designed to be simple, intuitive, and effective at multiple levels of abstraction in a
standard textual format for a variety of design tools, including verification simulation, timing analysis, test
analysis, and synthesis. It is because of these rich features that Verilog has been accepted to be the language
of choice by an overwhelming number of IC designers.
代码片段和文件信息
- 上一篇:英语语法大全上.pdf
- 下一篇:项目进度图表-Excel甘特图制法
相关资源
- 基于fpga的dds信号发生器设计200680
- FPGA数字信号处理六直接型IIR滤波器
- FPGA数字信号处理四Quartus FIR IP核实现
- FPGA数字信号处理三串行FIR滤波器Ver
- NC-verilog 仿真教程和实验
- Verilog编写矩阵键盘,含有消抖,模拟
- I2C从设备接收数据verilog代码实现
- NIOSII那些事儿 REV7.0_完整版
- 计算机组成原理 R-I型CPU相关文件
- 数字系统设计与Verilog HDL 王金明.pdf
- 8 位cpu的verilog实现
- AES加密、解密代码实现C、SV、Verilog
- 基于FPGA的俄罗斯方块游戏.pdf
- IEEE Std 1364-2005 IEEE Standard
- verilog 编写fft
- 出租车计费器的FPGA实现
- YUV转RGB 的verilog代码
- Quartus 13.1安装及第一个Verilog程序仿真
- 用Verilog编写的贪吃蛇游戏
- 基于verilog的CPU
- nrf24l01 verilog发送程序
- RS编解码VERILOG实现
- Verilog电子表编程
- verilog hdl synthesis a practical primer.pdf 中
- EDAverilog课程设计报告
- EDA四人抢答器Verilog编程
- Design Compiler入门教程
- LDPC的Verilog程序源代码
- 浮点运算器 Verilog
- 基于MIPS指令集的32位CPU设计与Verilog语
评论
共有 条评论